像素电路及其驱动方法、显示装置制造方法及图纸

技术编号:15507487 阅读:59 留言:0更新日期:2017-06-04 02:09
本发明专利技术公开了一种像素电路及其驱动方法、显示装置,所述像素电路包括感光器件、重置单元、充电单元、补偿单元、输出单元以及发光器件,重置单元根据第一信号端和第二信号端的输入信号控制第一节点和第二节点的电位,充电单元根据第三信号端的输入信号控制第二节点的电位,补偿单元根据第四信号端和第五信号端的输入信号以及第二节点的电位控制第一节点和第三节点的电位,输出单元根据第六信号端和第七信号端的输入信号以及第三节点的电位控制发光器件的第一极和读取端的输出信号。本发明专利技术将补偿电路和像素电路整合在一起,通过驱动信号和扫描信号的共用方式,实现两者的功能整合,不仅满足高分辨率的硅基显示功能,还具备环境影像和监测功能。

Pixel circuit and driving method thereof and display device

The invention discloses a pixel circuit and driving method thereof, display device, the pixel circuit includes a photosensitive device, the reset unit, a charging unit and a compensation unit, an output unit and a light emitting device, the reset unit according to the potential input signal of the first signal and the second signal end of the control terminal of a first node and a second node, a charging unit according to the potential the third end of the control signal input signal of the second node compensation unit according to the input signal and a fourth signal end of the signal terminal fifth and second node potential control of the first node and the third node power, output unit according to the input signal and a sixth signal end of the signal terminal and the seventh output signal potential third node control light emitting device first read the end of the pole and. The compensation circuit and a pixel circuit together, the common way of driving signal and the scan signal, realize the function of the integration of the two, not only meet the Si based high resolution display function, also has the environmental monitoring function and image.

【技术实现步骤摘要】
像素电路及其驱动方法、显示装置
本专利技术涉及显示
,尤其涉及一种像素电路及其驱动方法、显示装置。
技术介绍
CMOS(ComplementaryMetal-OxideSemiconductor,互补性金属氧化物半导体)图像传感器可以将纯粹逻辑运算的功能转变为接收外界光线后转变为电能并传递出去。作为最常见的CMOS图像传感器的检测电路,有源式像素传感器(ActivePixelSensor,简称APS)电路在感光器件光电转换过程中,由于源极跟随薄膜晶体管(ThinFilmTransistor,TFT)自身工艺差异所导致的末端输出电流不均一,源极跟随薄膜晶体管的输出电流会受到其自身的阈值电压的影响,从而使得显示画面失真。
技术实现思路
为解决上述问题,本专利技术提供一种像素电路及其驱动方法、显示装置,至少部分解决现有的源极跟随薄膜晶体管的末端输出电流不均一,导致显示画面失真的问题。为此,本专利技术提供一种像素电路,包括感光器件、重置单元、充电单元、补偿单元、输出单元以及发光器件,所述感光器件的第一极接地,所述感光器件的第二极与所述充电单元连接,所述发光器件的第一极与所述输出单元连接,所述发光器件的第二极接地;所述重置单元分别与第一信号端、第一电压端、第二信号端、第一节点以及第二节点连接,用于根据所述第一信号端和所述第二信号端的输入信号控制所述第一节点和所述第二节点的电位;所述充电单元分别与所述第三信号端和所述第二节点连接,用于根据所述第三信号端的输入信号控制所述第二节点的电位;所述补偿单元分别与所述第二节点、所述第一节点、第一电压端、第四信号端、第三节点、第二电压端以及第五信号端连接,用于根据所述第四信号端和所述第五信号端的输入信号以及所述第二节点的电位控制所述第一节点和所述第三节点的电位;所述输出单元分别与所述第三节点、第七信号端、读取端以及第六信号端连接,用于根据所述第六信号端和所述第七信号端的输入信号以及所述第三节点的电位控制所述发光器件的第一极和所述读取端的输出信号。可选的,所述输出单元包括:读取模块,分别与所述第三节点、所述读取端以及所述第六信号端连接,用于根据所述第六信号端的输入信号以及所述第三节点的电位控制所述读取端的输出信号;发光模块,分别与所述第三节点、所述第七信号端以及所述发光器件的第一极连接,用于根据所述第七信号端的输入信号以及所述第三节点的电位控制所述发光器件的第一极的输出信号。可选的,所述重置单元包括第四晶体管和第一晶体管;所述第四晶体管的栅极与所述第一信号端连接,所述第四晶体管的第一极与所述第一电压端连接,所述第四晶体管的第二极与所述第二节点连接;所述第一晶体管的栅极与所述第二信号端连接,所述第一晶体管的第一极接地,所述第一晶体管的第二极与所述第一节点连接。可选的,所述充电单元包括第五晶体管和第二电容;所述第五晶体管的栅极与所述第三信号端连接,所述第五晶体管的第一极与所述感光器件的第二极连接,所述第五晶体管的第二极与所述第二节点连接;所述第二电容的第一极接地,所述第二电容的第二极与所述第二节点连接。可选的,所述补偿单元包括第六晶体管、第三晶体管、第二晶体管以及第一电容;所述第六晶体管的栅极与所述第五信号端连接,所述第六晶体管的第一极与所述第二节点连接,所述第六晶体管的第二极与所述第二电压端连接;所述第三晶体管的栅极与所述第一节点连接,所述第三晶体管的第一极与所述第二节点连接,所述第三晶体管的第二极与所述第三节点连接;所述第二晶体管的栅极与所述第四信号端连接,所述第二晶体管的第一极与所述第一节点连接,所述第二晶体管的第二极与所述第三节点连接;所述第一电容的第一极与所述第一节点连接,所述第一电容的第二极与所述第一电压端连接。可选的,所述读取模块包括第七晶体管,所述第七晶体管的栅极与所述第六信号端连接,所述第七晶体管的第一极与所述第三节点连接,所述第七晶体管的第二极与所述读取端连接。可选的,所述输出单元包括第八晶体管,所述第八晶体管的栅极与所述第七信号端连接,所述第八晶体管的第一极与所述第三节点连接,所述第八晶体管的第二极与所述发光器件的第一极连接。可选的,所述晶体管全部为N型晶体管或者P型晶体管。可选的,所述感光器件包括光电二极管。本专利技术还提供一种显示装置,包括任一所述的像素电路。本专利技术还提供一种像素电路的驱动方法,所述像素电路包括任一所述的像素电路,所述第一电压端为高电平,所述第二电压端为数据信号电压;所述像素电路的驱动方法包括:第一阶段,所述第一信号端的输入信号为低电平,所述第二信号端的输入信号为低电平,所述第三信号端的输入信号为低电平,所述第四信号端的输入信号为高电平,所述第五信号端的输入信号为高电平,所述第六信号端的输入信号为高电平,所述第七信号端的输入信号为高电平;第二阶段,所述第一信号端的输入信号为高电平,所述第二信号端的输入信号为高电平,所述第三信号端的输入信号为低电平,所述第四信号端的输入信号为高电平,所述第五信号端的输入信号为高电平,所述第六信号端的输入信号为高电平,所述第七信号端的输入信号为高电平;第三阶段,所述第一信号端的输入信号为高电平,所述第二信号端的输入信号为高电平,所述第三信号端的输入信号为高电平,所述第四信号端的输入信号为低电平,所述第五信号端的输入信号为高电平,所述第六信号端的输入信号为高电平,所述第七信号端的输入信号为高电平;第四阶段,所述第一信号端的输入信号为低电平,所述第二信号端的输入信号为高电平,所述第三信号端的输入信号为高电平,所述第四信号端的输入信号为高电平,所述第五信号端的输入信号为高电平,所述第六信号端的输入信号为低电平,所述第七信号端的输入信号为高电平。可选的,还包括:第五阶段,所述第一信号端的输入信号为高电平,所述第二信号端的输入信号为低电平,所述第三信号端的输入信号为高电平,所述第四信号端的输入信号为高电平,所述第五信号端的输入信号为高电平,所述第六信号端的输入信号为高电平,所述第七信号端的输入信号为高电平;第六阶段,所述第一信号端的输入信号为高电平,所述第二信号端的输入信号为高电平,所述第三信号端的输入信号为高电平,所述第四信号端的输入信号为低电平,所述第五信号端的输入信号为低电平,所述第六信号端的输入信号为高电平,所述第七信号端的输入信号为高电平;第七阶段,所述第一信号端的输入信号为低电平,所述第二信号端的输入信号为高电平,所述第三信号端的输入信号为高电平,所述第四信号端的输入信号为高电平,所述第五信号端的输入信号为高电平,所述第六信号端的输入信号为高电平,所述第七信号端的输入信号为低电平。本专利技术具有下述有益效果:本专利技术提供的像素电路及其驱动方法、显示装置之中,所述像素电路包括感光器件、重置单元、充电单元、补偿单元、输出单元以及发光器件,重置单元用于根据第一信号端和第二信号端的输入信号控制第一节点和第二节点的电位,充电单元用于根据第三信号端的输入信号控制第二节点的电位,补偿单元用于根据第四信号端和第五信号端的输入信号以及第二节点的电位控制第一节点和第三节点的电位,输出单元用于根据第六信号端和第七信号端的输入信号以及第三节点的电位控制发光器件的第一极和读取端的输出信号。本专利技术提供的技术方案将补偿电路和像素电路整合在一起,本文档来自技高网...
像素电路及其驱动方法、显示装置

【技术保护点】
一种像素电路,其特征在于,包括感光器件、重置单元、充电单元、补偿单元、输出单元以及发光器件,所述感光器件的第一极接地,所述感光器件的第二极与所述充电单元连接,所述发光器件的第一极与所述输出单元连接,所述发光器件的第二极接地;所述重置单元分别与第一信号端、第一电压端、第二信号端、第一节点以及第二节点连接,用于根据所述第一信号端和所述第二信号端的输入信号控制所述第一节点和所述第二节点的电位;所述充电单元分别与第三信号端和所述第二节点连接,用于根据所述第三信号端的输入信号控制所述第二节点的电位;所述补偿单元分别与所述第二节点、所述第一节点、第一电压端、第四信号端、第三节点、第二电压端以及第五信号端连接,用于根据所述第四信号端和所述第五信号端的输入信号以及所述第二节点的电位控制所述第一节点和所述第三节点的电位;所述输出单元分别与所述第三节点、第七信号端、读取端以及第六信号端连接,用于根据所述第六信号端和所述第七信号端的输入信号以及所述第三节点的电位控制所述发光器件的第一极和所述读取端的输出信号。

【技术特征摘要】
1.一种像素电路,其特征在于,包括感光器件、重置单元、充电单元、补偿单元、输出单元以及发光器件,所述感光器件的第一极接地,所述感光器件的第二极与所述充电单元连接,所述发光器件的第一极与所述输出单元连接,所述发光器件的第二极接地;所述重置单元分别与第一信号端、第一电压端、第二信号端、第一节点以及第二节点连接,用于根据所述第一信号端和所述第二信号端的输入信号控制所述第一节点和所述第二节点的电位;所述充电单元分别与第三信号端和所述第二节点连接,用于根据所述第三信号端的输入信号控制所述第二节点的电位;所述补偿单元分别与所述第二节点、所述第一节点、第一电压端、第四信号端、第三节点、第二电压端以及第五信号端连接,用于根据所述第四信号端和所述第五信号端的输入信号以及所述第二节点的电位控制所述第一节点和所述第三节点的电位;所述输出单元分别与所述第三节点、第七信号端、读取端以及第六信号端连接,用于根据所述第六信号端和所述第七信号端的输入信号以及所述第三节点的电位控制所述发光器件的第一极和所述读取端的输出信号。2.根据权利要求1所述的像素电路,其特征在于,所述输出单元包括:读取模块,分别与所述第三节点、所述读取端以及所述第六信号端连接,用于根据所述第六信号端的输入信号以及所述第三节点的电位控制所述读取端的输出信号;发光模块,分别与所述第三节点、所述第七信号端以及所述发光器件的第一极连接,用于根据所述第七信号端的输入信号以及所述第三节点的电位控制所述发光器件的第一极的输出信号。3.根据权利要求1所述的像素电路,其特征在于,所述重置单元包括第四晶体管和第一晶体管;所述第四晶体管的栅极与所述第一信号端连接,所述第四晶体管的第一极与所述第一电压端连接,所述第四晶体管的第二极与所述第二节点连接;所述第一晶体管的栅极与所述第二信号端连接,所述第一晶体管的第一极接地,所述第一晶体管的第二极与所述第一节点连接。4.根据权利要求1所述的像素电路,其特征在于,所述充电单元包括第五晶体管和第二电容;所述第五晶体管的栅极与所述第三信号端连接,所述第五晶体管的第一极与所述感光器件的第二极连接,所述第五晶体管的第二极与所述第二节点连接;所述第二电容的第一极接地,所述第二电容的第二极与所述第二节点连接。5.根据权利要求1所述的像素电路,其特征在于,所述补偿单元包括第六晶体管、第三晶体管、第二晶体管以及第一电容;所述第六晶体管的栅极与所述第五信号端连接,所述第六晶体管的第一极与所述第二节点连接,所述第六晶体管的第二极与所述第二电压端连接;所述第三晶体管的栅极与所述第一节点连接,所述第三晶体管的第一极与所述第二节点连接,所述第三晶体管的第二极与所述第三节点连接;所述第二晶体管的栅极与所述第四信号端连接,所述第二晶体管的第一极与所述第一节点连接,所述第二晶体管的第二极与所述第三节点连接;所述第一电容的第一极与所述第一节点连接,所述第一电容的第二极与所述第一电压端连接。6.根据权利要求2所述的像素电路,其特征在于,所述读取模块包括第七晶体管,所述第七...

【专利技术属性】
技术研发人员:杨盛际董学吕敬陈小川刘冬妮王磊肖丽卢鹏程付杰岳晗
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1