【技术实现步骤摘要】
【国外来华专利技术】201480071759
【技术保护点】
一种电路,所述电路包括:扫描压缩体系结构,所述扫描压缩体系结构由扫描时钟驱动,并且被配置为生成M个扫描输出,其中M为整数;时钟分频器,所述时钟分频器被配置将所述扫描时钟除以k,以生成k个数量的相移扫描时钟,其中k为整数;和打包逻辑,所述打包逻辑耦接到所述扫描压缩体系结构,并且被配置为响应于所述M个扫描输出和所述k个数量的相移扫描时钟,生成kM个慢扫描输出;其中,所述打包逻辑包括:M个数量的打包元件,所述M个数量的打包元件的每个打包元件被配置为接收所述M个扫描输出中的扫描输出;以及每个打包元件中的k个数量的触发器,打包元件中的所述k个数量的触发器的每个触发器被配置为接收所述M ...
【技术特征摘要】
【国外来华专利技术】2013.12.31 US 14/145,2931.一种电路,所述电路包括:扫描压缩体系结构,所述扫描压缩体系结构由扫描时钟驱动,并且被配置为生成M个扫描输出,其中M为整数;时钟分频器,所述时钟分频器被配置将所述扫描时钟除以k,以生成k个数量的相移扫描时钟,其中k为整数;和打包逻辑,所述打包逻辑耦接到所述扫描压缩体系结构,并且被配置为响应于所述M个扫描输出和所述k个数量的相移扫描时钟,生成kM个慢扫描输出;其中,所述打包逻辑包括:M个数量的打包元件,所述M个数量的打包元件的每个打包元件被配置为接收所述M个扫描输出中的扫描输出;以及每个打包元件中的k个数量的触发器,打包元件中的所述k个数量的触发器的每个触发器被配置为接收所述M个扫描输出中的扫描输出,并且被配置为接收所述k个数量的相移扫描时钟中的相移扫描时钟,致使响应于所述扫描输出和所述相移扫描时钟,每个触发器生成所述kM个慢扫描输出中的慢扫描输出。2.根据权利要求1所述的电路,其中,响应于所述扫描输出和所述k个数量的相移扫描时钟,每个打包元件生成k个慢扫描输出。3.根据权利要求1所述的电路,其中,所述扫描压缩体系结构进一步包括:第一多个输入/输出即IO电路,所述第一多个IO电路被配置为接收N个数据输入,并且被配置为生成N个扫描输入,其中N为整数;解压器,所述解压器耦接到所述第一多个IO电路,并且被配置为接收所述N个扫描输入;压缩器,所述压缩器耦接到所述解压器,并且被配置为生成所述M个扫描输出;和多个扫描链,所述多个扫描链耦接在所述解压器和所述压缩器之间,其中所述多个扫描链的每个扫描链包括多个扫描单元。4.根据权利要求1所述的电路,其进一步包括:第二多个IO电路,所述第二多个IO电路耦接到所述打包逻辑,并且被配置为响应于来自所述打包逻辑的所述kM个慢扫描输出,生成kM个数据输出。5.根据权利要求1所述的电路,其中,所述多个扫描链由所述扫描时钟驱动。6.根据权利要求1所述的电路,其中,所述解压器被配置为响应于所述N个扫描输入,生成多个核心扫描输入。7.根据权利要求1所述的电路,其中,所述多个扫描链被配置为接收所述多个核心扫描输入,其中所述多个扫描单元的每个扫描单元被配置为在所述扫描时钟的频率下移位所述多个核心扫描输入中的核心扫描输入。8.根据权利要求1所述的电路,其中,所述多个扫描链被配置为响应于所述多个核心扫描输入,生成多个核心扫描输出。9.根据权利要求1所述的电路,其中,所述压缩器被配置为响应于所述多个核心扫描输出,生成所述M个扫描输出。10.一种测试方法,所述方法包括:从扫描时钟生成k个数量的相移扫描时钟,其中k为整数;将打包逻辑配置为从M个扫描输出生成kM个慢扫描输出,其中,所述打包逻辑包括M个数量的打包元件,其中M为整数;以及将所述M个数量的打包元件的每个打包元件配置为响应于所述M个扫描输出中的扫描输出和所述k个数量的相移扫描时钟,生成k个慢扫描输出。11.根据权利要求10所述的方法,其进一步包括:响应于N个数据输入,生成N个扫描输入;响...
【专利技术属性】
技术研发人员:R·K·米塔尔,M·S·卡乌萨,S·N·波蒂,
申请(专利权)人:德克萨斯仪器股份有限公司,
类型:发明
国别省市:美国;US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。