一种数字整形电路制造技术

技术编号:13331353 阅读:88 留言:0更新日期:2016-07-11 22:59
本发明专利技术公开了一种数字整形电路。本实施例提供的数字整形电路包括:有效下降沿检测装置和低电平恢复装置;有效下降沿检测装置用于根据模拟解调电路输出的解调包络信号和载波时钟对解调包络信号进行整形,对整形后得到的下降沿信号进行伪低电平滤除处理,输出有效下降沿信号,并将有效下降沿信号传输给低电平恢复装置;低电平恢复装置用于根据有效下降沿信号和载波时钟,生成整形包络信号。本发明专利技术解决了现有技术中对非接触式IC卡的解码普遍存在解码电路的容错能力较差,以及解码电路防伪低电平的能力较差的问题。

【技术实现步骤摘要】

本专利技术涉及解码技术和数字电路
,尤指一种数字整形电路
技术介绍
非接触式集成电路(IntegratedCircuitCard,简称为:IC)卡已经普遍应用于用户的日常生活中,例如各种类型的公交卡、居民健康卡、身份证卡、金融IC卡、近场通信(NearFieldCommunication,简称为:NFC)设备和射频识别(RadioFrequencyIdentification,简称为:RFID)电子标签等。国际标准化组织(InternationalOrganisationforStandardisation,简称为:ISO)和国际电子技术委员会(InternationalElectrotechnicalCommission,简称为:IEC)制定了非接触式IC卡的国际标准,即ISO/IEC14443协议。以ISO/IEC14443协议中的定义的TPYEA型卡为例予以说明,在TPYEA型卡与读卡器的信息交互中,读卡器以修正密勒码(也称延迟调制码)的格式下发数据信息;在信息的下行通路中本文档来自技高网...

【技术保护点】
一种数字整形电路,其特征在于,包括:有效下降沿检测装置和低电平恢复装置;所述有效下降沿检测装置用于根据模拟解调电路输出的解调包络信号和载波时钟对所述解调包络信号进行整形,对整形后得到的下降沿信号进行伪低电平滤除处理,输出有效下降沿信号,并将所述有效下降沿信号传输给所述低电平恢复装置;所述低电平恢复装置用于根据所述有效下降沿信号和所述载波时钟,生成整形包络信号。

【技术特征摘要】
1.一种数字整形电路,其特征在于,包括:有效下降沿检测装置和低
电平恢复装置;
所述有效下降沿检测装置用于根据模拟解调电路输出的解调包络信号和
载波时钟对所述解调包络信号进行整形,对整形后得到的下降沿信号进行伪
低电平滤除处理,输出有效下降沿信号,并将所述有效下降沿信号传输给所
述低电平恢复装置;
所述低电平恢复装置用于根据所述有效下降沿信号和所述载波时钟,生
成整形包络信号。
2.根据权利要求1所述的数字整形电路,其特征在于,所述有效下降沿
检测装置包括下降沿检测单元、伪低电平滤除单元和第一逻辑单元;
其中,所述下降沿检测单元包括第一寄存器、第二寄存器和第二逻辑单
元,所述第一寄存器的输入包括所述载波时钟和所述解调包络信号,所述第
二寄存器的输入包括所述载波时钟和所述第一寄存器输出的第一延时信号,
所述第二逻辑单元的输入包括所述第一延时信号和所述第二寄存器输出的第
二延时信号,所述第二逻辑单元的输出为对所述解调包络信号进行整形后的
所述下降沿信号;
所述伪低电平滤除单元包括第一计数器和第三寄存器,所述第一计数器
的输入包括所述载波时钟和所述第一逻辑单元的输出,所述第三寄存器的输
入包括所述载波时钟和所述第一计数器输出的第一计数信号,所述第三寄存
器的输出为滤伪低电平信号;
所述第一逻辑单元为第一与门,所述第一逻辑单元的输入包括所述滤伪
低电平信号和所述下降沿信号,输出为所述有效下降沿信号。
3.根据权利要求2所述的数字整形电路,其特征在于,所述第二逻辑单
元包括或门和第二与门,所述或门的输入为所述第一延迟信号,所述第一与
门的输入为所述第二延时信号和所述或门的输出,所述第二与门的输出为所
述下降沿信号。
4.根据权利要求2所述的数字整形电路,其特征在于,所述第一计数器
<...

【专利技术属性】
技术研发人员:徐伟人王敏杨敬郭光宇
申请(专利权)人:大唐微电子技术有限公司大唐半导体设计有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1