数据包解码系统及方法技术方案

技术编号:13156634 阅读:56 留言:0更新日期:2016-05-09 19:08
本发明专利技术提供了一种数据包解码系统及方法,其中,所述数据包解码系统用于对数据包进行解码,包括:管道解码模块、第一存储模块和第二存储模块;所述管道解码模块同时将多输入通道数据包分离成控制信号包和数据信号包,并将所述控制信号包存储在所述第一存储模块上,所述数据信号包存储在所述第二存储模块上。将数据包中的控制信号包和数据信号包分离出来,分别存储,即将所述控制信号包存储在所述第一存储模块上,所述数据信号包存储在所述第二存储模块上,然后再分别发送,提高了数据解码的速度。当所述管道解码模块的工作时钟大于等于145.75MHz时,即可使得中低端FPGA芯片上的数据传输速率达到5830Mbps。

【技术实现步骤摘要】

本专利技术设及电子应用领域,尤其是一种。
技术介绍
MIPKMobile IndustiT Processor Inte;rface,移动产业处理器接口)MPHY标准 是由MIPI联盟提出的用于移动应用通信的协议。由于串行传输,带宽高,其被广泛应用于图 像传感器等各种移动设备中。随着传输速率(data rate)的不断提升,发送和接收均面对严 峻的考验,尤其对于FPGA接收端。 其中的统一协议(加 iPro协议)是基于MP肌的底层传输协议,其发送接收较为复 杂,传输速率较高。对于接收解码,需要使用昂贵的高速率的FPGA忍片来实现。
技术实现思路
本专利技术的目的在于提供一种,使得利用中低端的FPGA忍片 便可W达到MPHY协议定义的最高速率(5830Mbps)的信号传输。 为了达到上述目的,本专利技术提供了一种,其中,所述数据包 解码系统用于对数据包进行解码,包括:管道解码模块、第一存储模块和第二存储模块; 所述管道解码模块同时将多输入通道数据包分离成控制信号包和数据信号包,并 将所述控制信号包存储在所述第一存储模块上,所述数据信号包存储在所述第二存储模块 上。 优选本文档来自技高网...

【技术保护点】
一种数据包解码系统,用于对数据包进行解码,其特征在于,包括:管道解码模块、第一存储模块和第二存储模块;所述管道解码模块同时将多输入通道数据包分离成控制信号包和数据信号包,并将所述控制信号包存储在所述第一存储模块上,所述数据信号包存储在所述第二存储模块上。

【技术特征摘要】

【专利技术属性】
技术研发人员:沈松剑杨杰林
申请(专利权)人:豪威科技上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1