一种基于FPGA的反时限过流保护方法技术

技术编号:11384995 阅读:81 留言:0更新日期:2015-05-01 11:43
本发明专利技术提出一种基于FPGA的反时限过流保护方法,所述方法包括(1)计算反时限过流保护;(2)采用乘除法转换;(3)采用状态机分时复用;(4)检测电流反时限特性;(5)进行仿真测试。本发明专利技术采用基于FPGA的硬件平台,利用FPGA高速并行计算提高硬件保护逻辑的处理速度,保证动作的安全性和可靠性。采用二次项拟合方法对一般反时限曲线的指数部分进行优化,大幅减少运算复杂度和运算量,提高运算速度。采用乘除法转换方法减少除法器的使用,提高资源利用率。采用状态机设计方法,将乘法器、加法器、比较器的资源进行分时复用,大幅提高硬件资源的利用率。

【技术实现步骤摘要】

本专利技术涉及一种过流保护方法,具体讲涉及一种基于FPGA的反时限过流保护方法
技术介绍
在正常情况下,lKC,2KC过流继电器中流过经变换的负荷电流,由于该负荷电流小于继电器的整定值,感应转盘在负荷电流作用下匀速转动,继电器不动作,其常开、常闭接点不转换,过电流脱扣器(KCT)中无电流,断路器不跳闸。这时继电保护起监视作用。当变压器低压出线回路短路故障时,故障电流大于lKC、2KC继电器整定值,感应过流元件也起动,经过规定的时间动作,接点转换,其常开接点先闲合,接通了过电流脱扣器线圈,常闭接点后打开,去分流作用消失,使短路电流全部通过断路器的过电流脱扣器,断路器可靠掉闸。当变压器低压母线短路故障时,1KC,2KC:继电器感应过流元件起动(电磁元件不动作),经过反时限延时,接点转换,断路器跳闸。当变压器高压侧发生短路故障时,短路电流大于电磁元件和感应元件整定值,两元件均起动,由于电磁元件动作,接点转换使断路器跳闸。反时限过流保护:反时限过电流保护的动作时间是一个变数,随短路电流大小而变,短路电流大,动作时间快,短路电流小,动作时间慢,表现为反时限特性。就是说继电保护的动作时间与短路电流大小有关,成反比例关系。反时限过流保护广泛应用于发电机、变压器、电动机和配电网的保护。为了满足不同设备对反时限特性曲线的要求,微机保护装置就需要设计多种不同的反时限曲线供用户选择。在反时限特性曲线的数学模型中含有指数运算,目前常用继保装置中常采用DSP进行指数运算,运算复杂且周期长,不能保证继保动作的安全性和可靠性。
技术实现思路
针对现有技术的不足,本专利技术提出一种基于FPGA的反时限过流保护方法,在基于现场可编程门阵列(Field-ProgrammableGateArray,FPGA)硬件平台上,采用二次项拟合、乘除法转换、状态机分时复用等方法对反时限保护算法进行优化,达到了保证高精度的情况下减少运算量和资源,该方案在QuartusII上进行了硬件编译和仿真验证,并在开普检测中心检测合格。本专利技术优化了反时限过流保护的算法,减少了运算量,提高了硬件资源利用率和继保动作速度。本专利技术的目的是采用下述技术方案实现的:一种基于FPGA的反时限过流保护方法,其改进之处在于,所述方法包括(1)计算反时限过流保护;(2)采用乘除法转换;(3)采用状态机分时复用;(4)检测电流反时限特性;(5)进行仿真测试。优选的,所述步骤(1)包括计算一般反时限:t=0.14(I/Ip)0.02-1tp---(1)]]>非常反时限:t=13.5(I/Ip)-1tp---(2)]]>和极端反时限:t=80(I/Ip)2-1tp---(3)]]>其中,Ip为电流基准值,取反时限过流启动电流IFS;I为实时测量电流值;tp为时间常数,取反时限过流时间常数TFS,范围为0.05s~10s;电流输入量取被保护装置的首端TA三相电流。进一步地,采用二次项拟合对一般反时限优化,优化为:(I/Ip)0.02-1=a(I/Ip)2+b(I/Ip)+c;t=0.14(I/Ip)0.02-1tp=0.14a(I/Ip)2+b(I/Ip)+ctp=0.14a(I/Ip)2+b(I/Ip)+ctp;]]>其中,a、b、c分别为二次项拟合所对应的二次项、一次项和常数项系数。优选的,所述步骤(2)包括将除法移到另一端转化为乘法计算,即将除法器转化成为乘法器;一般反时限公式转化如下:[a(I/Ip)2+b(I/Ip)+c]*t=0.14*tp[a*I*I+b*I*Ip+c*Ip2]*t=0.14*tp*Ip2当t采用100Hz时钟时,若a*I*I+b*I*Ip+c*Ip2>14*Ip2*tp,继电器输出跳闸指示信号。优选的,所述步骤(2)包括将除法移到另一端转化为乘法计算,即将除法器转化成为乘法器;非常反时限公式转化如下:t=13.5(I/Ip)-1tp;]]>t=13.5*Ip*tpI-Ip;]]>(I-Ip)*t=13.5*Ip*tp;其中,I为实时输入的相电流,Ip为输入的电流定值,tp为输入的时间定值;当t采用100Hz时钟,则(I-Ip)>1350*Ip*tp时,继电器输出跳闸信号。优选的,所述步骤(2)包括将除法移到另一端转化为乘法计算,即将除法器转化成为乘法器;极端反时限公式转化如下:t=80(I/Ip)2-1tp;]]>t=80*Ip*Ip*tpI*I-Ip*Ip;]]>(I*I-Ip*Ip)*t=80*Ip*Ip*tp;其中,I为实时输入的相电流,Ip为输入的电流定值,tp为输入的时间定值;当t采用100Hz时钟,则(I*I-Ip*Ip)>8000*Ip*Ip*tp时,继电器输出跳闸信号。优选的,所述步骤(3)包括采用状态机进行分时复用,利用FPGA高速时钟和并行计算特点,在不同时刻利用同一个加法器、减法器或乘法器计算不同的逻辑功能,把得到的数据存到相应的寄存器中,提高硬件资源利用率。优选的,所述步骤(4)包括(4.1)选取保护的任一相进行测试;(4.2)在1.5倍反时限启动电流以上测试;(4.3)每一条反时限特性曲线均要测试,且反时限启动电流及时间常数整定范围均要进行测试测试点取最大、最小、中间任意值,时间常数整定范围内最大、最小、中间任意值配合反时限启动电流整定范围的测试进行整定。进一步地,所述整定范围包括启动电流Ip整定范围:1A~15A;发热时间常数tp整定范围0.1s~10s和延时时间误差:不超过±5%或±45ms。优选的,所述步骤(5)包括依据电流反时限测试结果,进行仿真测试,输入实时测量电流幅值I、启动电流Ip和延时时间Tp,理论延时为反时限公式对应的理论计算值,实测延时为仿真延时时间实测值。与现有技术比,本专利技术的有益效果为:(一)采用基于FPGA的硬件平台,利用FPGA高速并行计算提高硬件保护逻辑的处理速度,保证动作的安全性和可靠性。(二)采用二次项拟合方法对一般反时限曲线的指数部分进行优化,大幅减少运算复杂度和运算量,提高运算速度。(三)采用乘除法转换方法减少除法器的使用,提高资源利用率。(四)采用状态机设计方法,将乘法器、加法器、比较器的资源进行分时复用,大幅提高硬件资源的利用率。附图说明图1为本专利技术提供的一种基于FPGA的反时限过流保护方法逻辑框图。图2为本专利技术提供的一种基于FPGA的反时限过流保护硬件算法实现框图。具体实施方式下面结合附图对本专利技术的具体实施方式作进一步的详细说明。(1)计算反时限过流保护:根据国际电工委员会(IEC255-4)和英国标准规范(BS142.1996)的规定,一般采用下列三个标准特性方程,分别对应延时方式的1~3,反时限特性方程如下:一般反时限:t=0.14(I/Ip)0.02-1tp---(1)]]>非常反时限:t=13.5(I/Ip)-1tp---(2)]]>极端反时限:t=80(I/Ip)2-1tp---(3)]]>其中,Ip为电流基准值,取反时限过流启动电流IFS;I为实时测量电流值;tp为时间常数,取反时限过流时间常数TFS,范围为0.05s~10s;电流输入量取被保护装置的首端TA三相电流。如图1所示,为三种反时限过流保护曲本文档来自技高网...

【技术保护点】
一种基于FPGA的反时限过流保护方法,其特征在于,所述方法包括(1)计算反时限过流保护;(2)采用乘除法转换;(3)采用状态机分时复用;(4)检测电流反时限特性;(5)进行仿真测试。

【技术特征摘要】
1.一种基于FPGA的反时限过流保护方法,其特征在于,所述方法包括(1)计算反时限过流保护;(2)采用乘除法转换;(3)采用状态机分时复用;(4)检测电流反时限特性;(5)进行仿真测试。2.如权利要求1所述的一种基于FPGA的反时限过流保护方法,其特征在于,所述步骤(1)包括计算一般反时限:t=0.14(I/Ip)0.02-1tp---(1)]]>非常反时限:t=13.5(I/Ip)-1tp---(2)]]>和极端反时限:t=80(I/Ip)2-1tp---(3)]]>其中,Ip为电流基准值,取反时限过流启动电流IFS;I为实时测量电流值;tp为时间常数,取反时限过流时间常数TFS,范围为0.05s~10s;电流输入量取被保护装置的首端TA三相电流。3.如权利要求2所述的一种基于FPGA的反时限过流保护方法,其特征在于,采用二次项拟合对一般反时限优化,优化为:(I/Ip)0.02-1=a(I/Ip)2+b(I/Ip)+c;t=0.14(I/Ip)0.02-1tp=0.14a(I/Ip)2+b(I/Ip)+ctp=0.14a(I/Ip)2+b(I/Ip)+ctp;]]>其中,a、b、c分别为二次项拟合所对应的二次项、一次项和常数项系数。4.如权利要求1所述的一种基于FPGA的反时限过流保护方法,其特征在于,所述步骤(2)包括将除法移到另一端转化为乘法计算,即将除法器转化成为乘法器;一般反时限公式转化如下:[a(I/Ip)2+b(I/Ip)+c]*t=0.14*tp[a*I*I+b*I*Ip+c*Ip2]*t=0.14*tp*Ip2当t采用100Hz时钟时,若a*I*I+b*I*Ip+c*Ip2>14*Ip2*tp,继电器输出跳
\t闸指示信号。5.如权利要求1所述的一种基于FPGA的反时限过流保护方法,其特征在于,所述步骤(2)包括将除法移到另一端转化为乘法计算,即将除法器转化成为乘法器;非常反时限公式转化如下:t=13.5(I/Ip)-1tp;]]>t=13.5*Ip*tpI-Ip;]]>(I-Ip...

【专利技术属性】
技术研发人员:胡鹏飞袁玉湘屈志娟姜学平
申请(专利权)人:国家电网公司国网智能电网研究院国网浙江省电力公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1