【技术实现步骤摘要】
一种基于DSP的低速语音编解码模块
本技术涉及一种基于DSP的低速语音编解码模块,属于语音信号处理
。
技术介绍
语音信号处理是现代通信中不可或缺的组成部分,随着对通信质量要求的越来越高,需要用尽可能低的数码率来获得尽可能好的合成语音质量。 语音信号处理领域现有的技术中语音编解码一般采用专用语音编解码芯片和处理器合作,同时辅以外部音频AD/DA芯片的方法来实现,存在模块集成度低、体积大、速率不够低(最低达到2kbps)等缺点。 故此,现有的语音编解码模块在处理及实现复杂度更高,速率要求更低的语音编解码算法方面很难达到现代语音信号处理的发展需求。
技术实现思路
本技术的目的就是为了解决上述问题而提供一种基于DSP的低速语音编解码模块。 本技术通过以下技术方案来实现上述目的。 本技术包括发音频调理单元、收音频调理单元、AD/DA单元、DSP处理单元、FPGA辅助处理单元、电源处理单元,还包括与DSP处理单元连接的FLASH存储器和外部时钟。 其中,所述DSP处理单元采用型号为TMS320VC5510的DSP芯片,替代现有技术中的专用语音编解码芯片和处理器,主要用于低速语音编解码算法的实现,以及通过McBsp (Multichannel Buffered Serial Ports,多通道缓冲串行接口)接口连接 AD/DA 单元进行控制和数据收发;DSP处理单元与FPGA辅助处理单元之间通过异步EMIF (ExternalMemory Interface,外部存储器接口 )接口连接,用于传输控制指令和语音数据包;DSP处 ...
【技术保护点】
本实用新型一种基于DSP的低速语音编解码模块,包括DSP处理单元、AD/DA单元,FPGA辅助处理单元、FLASH存储器,其特征在于,还包括收发音频调理单元,DSP处理单元与FPGA辅助处理单元的外部时钟及模块的电源处理单元,模块尺寸为60mm×40mm×6mm。
【技术特征摘要】
1.本实用新型一种基于DSP的低速语音编解码模块,包括DSP处理单元、AD/DA单元,FPGA辅助处理单元、FLASH存储器,其特征在于,还包括收发音频调理单元,DSP处理单元与FPGA辅助处理单元的外部时钟及模块的电源处理单元,模块尺寸为60mmX40mmX6mm。2.根据权利要求1所述的一种基于DSP的低速语音编解码模块,其特征在于:语音编解码模块可以通过收、发音频调理单元直接连接耳机话筒组进行话音收发后编解码,并采用通用异步串口传输编...
【专利技术属性】
技术研发人员:吴克平,王友文,
申请(专利权)人:北京海格神舟通信科技有限公司,
类型:新型
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。