一种利用BMC实现关机状态下刷新BIOS的硬件设计方法技术

技术编号:10698194 阅读:852 留言:0更新日期:2014-11-27 02:58
本发明专利技术提供一种利用BMC实现关机状态下刷新BIOS的硬件设计方法,BMC硬件IC,利用BMC的HostSPIInterface,把BIOS芯片连接到该Interface,其中BMC主要是用过Clock信号和DataIO信号来实现数据访问和刷新。本发明专利技术和现有技术相比,本方法充分考虑在服务器系统在关机的状态下元器件的工作环境,利用BMC独有的Standby电模式下既能工作的特性,把BIOS芯片先挂载到BMC芯片下,然后通过BMC的SPIInterface功能转接到南桥,通过此种连接方式,在关机状态下,BMC可以通过和BIOS芯片之前的数据线实现更新BIOS的功能。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种利用BMC实现关机状态下刷新BIOS的硬件设计方法,BMC硬件IC,利用BMC的HostSPIInterface,把BIOS芯片连接到该Interface,其中BMC主要是用过Clock信号和DataIO信号来实现数据访问和刷新。本专利技术和现有技术相比,本方法充分考虑在服务器系统在关机的状态下元器件的工作环境,利用BMC独有的Standby电模式下既能工作的特性,把BIOS芯片先挂载到BMC芯片下,然后通过BMC的SPIInterface功能转接到南桥,通过此种连接方式,在关机状态下,BMC可以通过和BIOS芯片之前的数据线实现更新BIOS的功能。【专利说明】—种利用BMC实现关机状态下刷新B1S的硬件设计方法
本专利技术涉及计算机服务器硬件
,具体地说是一种利用BMC实现关机状态下刷新B1S的硬件设计方法。
技术介绍
传统的Intel X86架构,由处理器和南桥构成,南桥下的SPI信号线直接挂载SPIFlash资料,存储B1S开机信息。B1S配置文件通过SPI通道直接控制南桥进行开机、初始化设备以及调整时序等动作。BMC管理芯片作为带外管理的发起者,原本是不能参与X86系统开机过程,不能对X86系统下的设备在X86系统不工作的情况下进行单独管理和控制。 现实中X86系统和BMC带外管理系统互相补充,既能满足系统运算处理,又能实现远程系统监控和实施。但是在目前的设计中,还未实现X86系统故障时候,BMC主动修复B1S以及刷新B1S文件的功能。因此迫切需要我们在设计中想办法实现该功能,要求不但能够支持BMC在关机状态下能够刷新B1S芯片,而且必须要保证B1S芯片与南桥芯片之间的通信信号不受干扰。
技术实现思路
本专利技术的目的是克服现有技术中存在的不足,提供一种利用BMC实现关机状态下刷新B1S的硬件设计方法。 本专利技术的技术方案是按以下方式实现的,其特点在于BMC硬件1C,利用BMC的HostSPI Interface,把B1S芯片连接到该Interface,其中BMC主要是用过Clock信号和Data10信号来实现数据访问和刷新;BMC与B1S芯片之间已经完成了通信链路的建立,在该链路环境下,有四种通讯模式:Master SPI 模式、VGA SPI B1S 模式、Slave SPI Bus Bridge 模式和 SPI Bypass 模式。为了区分硬件在何种模式下,硬件采用BMC芯片的R0MA12和R0MA13两个HW Strapping pin来设定;Bypass SPI模式和Master SPI模式分别定义为一个是BMC控制远程更新B10S,一个是系统B1S直接通过南桥SPI Interface BOOT模式;BMC在获取自己想要控制B1S刷新的时候,通过GP1来设置R0MA12和R0MA13为“01”,当BMC完成B1S刷新之后,BMC又通过控制这两个信号变为“11”切换为南桥直接读取B1S信息启动系统模式。 本专利技术的优点是: 本专利技术的一种利用BMC实现关机状态下刷新B1S的硬件设计方法和现有技术相t匕,本方法充分考虑在服务器系统在关机的状态下元器件的工作环境,利用BMC独有的Standby电模式下既能工作的特性,把B1S芯片先挂载到BMC芯片下,然后通过BMC的SPIInterface功能转接到南桥,并且把该B1S芯片的Power使用Standby电控制,通过此种连接方式,在关机状态下,BMC可以通过和B1S芯片之前的数据线实现更新B1S的功能。 【具体实施方式】 下面对本专利技术的一种利用BMC实现关机状态下刷新B1S的硬件设计方法作以下详细说明。 本专利技术的一种利用BMC实现关机状态下刷新B1S的硬件设计方法,具体分为如下两个方面:①BMC实现关机状态下B1S文件刷新的硬件连接方案;②BMC选择SPI模式的工作方法。 BMC 硬件 1C,利用 BMC 的 Host SPI Interface,把 B1S 芯片连接到该 Interface,其中BMC主要是用过Clock信号和Data 10信号来实现数据访问和刷新;BMC与B1S芯片之间已经完成了通信链路的建立,在该链路环境下,有四种通讯模式:Master SPI 模式、VGA SPI B1S 模式、Slave SPI Bus Bridge 模式和 SPI Bypass 模式。为了区分硬件在何种模式下,硬件采用BMC芯片的R0MA12和R0MA13两个HW Strapping pin来设定;Bypass SPI模式和Master SPI模式分别定义为一个是BMC控制远程更新B10S,一个是系统B1S直接通过南桥SPI Interface BOOT模式;BMC在获取自己想要控制B1S刷新的时候,通过GP1来设置R0MA12和R0MA13为“01”,当BMC完成B1S刷新之后,BMC又通过控制这两个信号变为“11”切换为南桥直接读取B1S信息启动系统模式。 通过以上的设计,在系统中BMC即可以实现远程直接刷新B10S,又实现不影响B1S和南桥的数据通信质量,保证系统正常运行。 服务器系统在设计中的BMC带外管理功能,能够实现维护人员在公司总部远程维护系统和设备,掌握整个服务器系统的工作运行状态。BMC管理功能带有KVM远程屏幕监控功能,通过此功能,能够实时操作系统运行界面和程序,因此现有的模式下,可以用BMC控制服务器系统进入DOS环境,并在虚拟USB Device下挂在U盘设备,从而实现刷新、升级B1S。 本专利技术的一种利用BMC实现关机状态下刷新B1S的硬件设计方法其加工制作非常简单方便,按照说明书所示即可加工。 除说明书所述的技术特征外,均为本专业技术人员的已知技术。【权利要求】1.一种利用BMC实现关机状态下刷新B1S的硬件设计方法,其特征在于BMC硬件1C,利用BMC的Host SPI Interface,把B1S芯片连接到该Interface,其中BMC主要是用过Clock信号和Data 1信号来实现数据访问和刷新; BMC与B1S芯片之间已经完成了通信链路的建立,在该链路环境下,有四种通讯模式:Master SPI 模式、VGA SPI B1S 模式、Slave SPI Bus Bridge 模式和 SPI Bypass 模式;为了区分硬件在何种模式下,硬件采用BMC芯片的R0MA12和R0MA13两个HW Strapping pin来设定; Bypass SPI模式和Master SPI模式分别定义为一个是BMC控制远程更新B1S,一个是系统B1S直接通过南桥SPI Interface BOOT模式;BMC在获取自己想要控制B1S刷新的时候,通过GP1来设置R0MA12和R0MA13为“01”,当BMC完成B1S刷新之后,BMC又通过控制这两个信号变为“11”切换为南桥直接读取B1S信息启动系统模式。【文档编号】G06F9/445GK104166579SQ201410447767【公开日】2014年11月26日 申请日期:2014年9月4日 优先权日:2014年9月4日 【专利技术者】张锋 申请人:浪潮电子信息产业股份有限公司本文档来自技高网
...

【技术保护点】
一种利用BMC实现关机状态下刷新BIOS的硬件设计方法,其特征在于BMC硬件IC,利用BMC的Host SPI Interface,把BIOS芯片连接到该Interface,其中BMC主要是用过Clock信号和Data IO信号来实现数据访问和刷新;BMC与BIOS芯片之间已经完成了通信链路的建立,在该链路环境下,有四种通讯模式:Master SPI模式、VGA SPI BIOS模式、Slave SPI Bus Bridge模式和SPI Bypass模式;为了区分硬件在何种模式下,硬件采用BMC芯片的ROMA12和ROMA13两个HW Strapping pin来设定;Bypass SPI模式和Master SPI模式分别定义为一个是BMC控制远程更新BIOS,一个是系统BIOS直接通过南桥 SPI Interface BOOT模式;BMC在获取自己想要控制BIOS刷新的时候,通过GPIO来设置ROMA12和ROMA13为“01”,当BMC完成BIOS刷新之后,BMC又通过控制这两个信号变为“11”切换为南桥直接读取BIOS信息启动系统模式。

【技术特征摘要】

【专利技术属性】
技术研发人员:张锋
申请(专利权)人:浪潮电子信息产业股份有限公司
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1