一种视频帧纠正设备、系统技术方案

技术编号:10514893 阅读:105 留言:0更新日期:2014-10-08 14:48
本实用新型专利技术适用于视频技术领域,提供了一种视频帧纠正设备、系统,该设备包括现场可编程门阵列FPGA;所述FPGA包括至少一个缓存视频信号的缓存区域以及至少一个检测所述视频信号中的视频帧分辨率的检测电路,所述缓存区域的引脚与所述检测电路的引脚相连。本实用新型专利技术保证了输入至视频处理芯片的视频帧完全符合视频的标准协议,视频处理芯片可以在正常时间内完成对视频帧的处理,从而提高了视频处理芯片处理视频帧的效率。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术属于移动终端
,尤其涉及一种视频帧纠正设备、系统
技术介绍
随着视频处理设备智能化时代的到来,适用于视频处理设备的视频也是五花八门,日益增多,用户可以通过网络下载自己喜欢的视频进行播放,以享受视频处理设备的智能化体验。与此同时,视频处理设备在进行视频处理或视频播放的时候,需要接收前端设备连续输入的视频流,再将视频流转发至视频处理芯片,以使视频处理芯片对视频流进行顺畅的处理,保持视频显示的连续顺畅和视频处理设备的正常运行。然而,现有视频处理设备无法对前端设备连续输入的视频帧纠正,导致视频处理设备中视频处理芯片,会受到视频前端产生错误视频帧的影响,出现挂掉或重启的情况,视频处理芯片长时间不能结束一帧视频帧的处理,降低了视频处理芯片处理视频帧的效率。为便于说明,以高清前端设备为例,生产高清端设备的厂家众多,生产高清前端的厂家有好有差,这就导致了前端设备的质量参差不齐,部分前端设备在切换分辨率或则开关电源的时候,会产生一些错误的视频帧,比如超长帧。而这些错误的视频帧,会导致视频处理设备中的视频处理芯片内存溢出,出现挂掉或重启的情况。
技术实现思路
本技术实施例的目的在于提供一种视频帧纠正系统,旨在解决现有的视频处理设备无法对前端设备连续输入的视频帧纠正,导致视频处理芯片会受到视频前端产生错误视频帧的影响,出现挂掉或重启的情况,降低了视频处理芯片处理视频帧的效率的问题。本技术实施例是这样实现的,一种视频帧纠正设备,包括:现场可编程门阵列FPGA;所述FPGA包括至少一个缓存视频信号的缓存区域以及至少一个检测所述视频信号中的视频帧分辨率的检测电路,所述缓存区域的引脚与所述检测电路的引脚相连。本技术实施例是这样实现的,一种视频帧纠正系统,包括上述纠正设备,还包括:通过视频信号输入接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的前端设备;通过视频信号输出接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的视频处理芯片。进一步地,所述视频信号输入接口电路为视频图形阵列VGA电路、数字串行接口SDI电路、高清晰度多媒体接口HDMI电路之一或其组合。进一步地,所述视频信号输入接口电路为VGA电路,所述VGA电路位于所述前端设备与所述至少一个缓存区域的外部接口电路之间。进一步地,所述视频帧纠正系统,还包括:与所述VGA电路连接,外接所述至少一个缓存区域的数模转换电路,所述数模转换电路位于所述VGA电路与所述视频信号输入接口电路与至少一个缓存区域的外部接口电路之间。进一步地,所述视频信号输出接口电路为bt1120接口电路,所述bt1120接口电路位于所述视频处理芯片与至少一个缓存区域的外部接口电路之间。进一步地,所述视频帧纠正系统,还包括:与所述FPGA的外部接口电路连接,外接视频处理芯片的外围电路的集成电路总线。进一步地,所述视频帧纠正系统,还包括:与所述FPGA的外部接口电路连接,插接控制器的串行接口电路。进一步地,所述串行接口电路为RS232接口电路和\\或RS232接口电路。进一步地,所述视频帧纠正系统,还包括:与所述视频处理芯片的外围电路连接,插接扩充存储器的扩充存储器接口电路。进一步地,所述视频帧纠正系统,还包括:与所述视频处理芯片的外围电路连接,外接网络端口的物理层PHY芯片。在本技术中,保证了输入至视频处理芯片的视频帧完全符合视频的标准协议,视频处理芯片可以在正常时间内完成对视频帧的处理,从而提高了视频处理芯片处理视频帧的效率。附图说明图1是本技术第一实施例提供的视频帧纠正设备的结构框图;图2是本技术第一实施例提供的视频帧纠正系统的结构框图。具体实施方式为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。图1示出了本技术第一实施例提供的视频帧纠正设备的结构框图,该视频帧纠正设备可以运行于视频系统中。为了便于说明,仅示出了与本实施例相关的部分。如图1所示,该设备包括:现场可编程门阵列FPGA1;所述FPGA包括至少一个缓存视频信号的缓存区域2以及至少一个检测所述视频信号中的视频帧分辨率的检测电路3,所述缓存区域的引脚与所述检测电路的引脚相连;图2示出了本技术第二实施例提供的视频帧纠正系统的结构框图,该视频帧纠正系统可以运行于视频系统中。为了便于说明,仅示出了与本实施例相关的部分。如图1所示,该系统包括:现场可编程门阵列FPGA21;所述FPGA包括至少一个缓存视频信号的缓存区域以及至少一个检测所述视频信号中的视频帧分辨率的检测电路,所述缓存区域的引脚与所述检测电路的引脚相连;通过视频信号输入接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的前端设备22;通过视频信号输出接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的视频处理芯片23。进一步地,所述视频信号输入接口电路为视频图形阵列VGA电路、数字串行接口SDI电路、高清晰度多媒体接口HDMI电路之一或其组合。进一步地,所述视频信号输入接口电路为VGA电路,所述VGA电路位于所述前端设备与所述至少一个缓存区域的外部接口电路之间。进一步地,所述视频帧纠正系统,还包括:与所述VGA电路连接,外接所述至少一个缓存区域的AD数模转换电路,所述数模转换电路位于所述VGA电路与所述视频信号输入接口电路与至少一个缓存区域的外部接口电路之间。进一步地,所述视频信号输出接口电路为bt1120接口电路,所述bt1120接口电路位于所述视频处理芯片与至少一个缓存区域的外部接口电路之间。进一步地,所述视频帧纠正系统,还包括:与所述FPGA的外部接口电路连接,外接视频处理芯片的外围电路的集成电路总线。进一步地,所述视频帧纠正系统,还包括:与所述FPGA的外部接口电路连接,插接控制器的串行接口电路。进一步地,所述串行接口电路为RS232接口电路和\\或RS232接口电路。进一步地,所述视频帧纠正系统,还包括:与所述视频处理芯片的外围电路连接,插接扩充存储器的扩充存储器SATA接口电路。进一步地,所述视频帧纠正系统,还包括:本文档来自技高网...

【技术保护点】
一种视频帧纠正系统,其特征在于,包括: 现场可编程门阵列FPGA; 所述FPGA包括至少一个缓存视频信号的缓存区域以及至少一个检测所述视频信号中的视频帧分辨率的检测电路,所述缓存区域的引脚与所述检测电路的引脚相连; 通过视频信号输入接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的前端设备; 通过视频信号输出接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的视频处理芯片。

【技术特征摘要】
1.一种视频帧纠正系统,其特征在于,包括:
现场可编程门阵列FPGA;
所述FPGA包括至少一个缓存视频信号的缓存区域以及至少一个检测所述视频信号中的视频帧分辨率的检测电路,所述缓存区域的引脚与所述检测电路的引脚相连;
通过视频信号输入接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的前端设备;
通过视频信号输出接口电路与所述FPGA的至少一个缓存区域的外部接口电路相连接的视频处理芯片。
2.如权利要求1所述的视频帧纠正系统,其特征在于,所述视频信号输入接口电路为视频图形阵列VGA电路、数字串行接口SDI电路、高清晰度多媒体接口HDMI电路之一或其组合。
3.如权利要求2所述的视频帧纠正系统,其特征在于,所述视频信号输入接口电路为VGA电路,所述VGA电路位于所述前端设备与所述至少一个缓存区域的外部接口电路之间。
4.如权利要求3所述的视频帧纠正系统,其特征在于,所述视频帧纠正系统,还包括:
与所述VGA电路连接,外接所述至少一个缓存区域的数...

【专利技术属性】
技术研发人员:肖俊
申请(专利权)人:深圳市朗驰欣创科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1