像素电路及其驱动方法与显示面板技术

技术编号:10483227 阅读:92 留言:0更新日期:2014-10-03 14:21
本发明专利技术是有关于一种像素电路,包括:一有机发光二极管,包含一阳极端及一阴极端;一驱动晶体管,包含一第一节点、一第二节点及一第三节点;一第一晶体管,包含连接一资料驱动线的一第一端、连接一第一控制信号源的一第二端、及连接第二节点的一第三端;一第二晶体管,包含一第一端、连接一第二控制信号源的一第二端、及连接阳极端及第三节点的一第三端;一储存电容,包含连接一第三电压源的一第一端及连该第二晶体管的第一端的一第二端;以及一耦合电容,包含连接第二晶体管的第一端的一第一端及连接第二节点的一第二端。

【技术实现步骤摘要】
像素电路及其驱动方法与显示面板
本专利技术是关于一种像素电路及其驱动方法,尤指一种适用于晶体管临界电压及有机发光二极管电压补偿的主动式矩阵有机发光二极管像素电路及其驱动方法。
技术介绍
主动式矩阵有机发光二极管(ActivematrixOLED,AMOLED)的驱动晶体管依背板工艺技术可分为P型及N型晶体管。请参照图1及图2,是已知主动式矩阵有机发光二极管的P型驱动电路示意图及已知主动式矩阵有机发光二极管的N型驱动电路示意图。如图2所示,对于N型驱动电路来说仍然有N型晶体管的临界电压偏移的问题,由于工艺上的差异以及长时间操作的情况下会产生劣化(degradation)而使得临界电压产生偏移,亦即无法输出与初始相同的电流而形成区域性不均匀或是亮度衰减。再加上有机发光二极管由于长时间操作而使得操作电压随着时间增长而增加。因此,针对上述的问题而提出N型补偿驱动电路,请同时参照图3及图4,是已知主动式矩阵有机发光二极管的N型补偿驱动电路示意图及补偿驱动电路时序图。如图3及图4所示,由于像素电路设计的元件数目(6T2C)过多以及驱动信号(Sn、Sn’、En、Xen)的过于复杂而无法达成高精细及高开口率的要求。专利技术人爰因于此,本于积极专利技术的精神,亟思一种像素电路及其驱动方法,以利用N型驱动晶体管驱动有机发光二极管,并结合多个晶体管及电容,以补偿N型晶体管的临界电压、主动式矩阵有机发光二极管的电压、以及满足高精细度及高开口率的需求,几经研究实验终至完成本专利技术。
技术实现思路
本专利技术提供了一种像素电路,包括:一有机发光二极管(OLED),包含一阳极端及一阴极端,阴极端连接一第一电压源;一驱动晶体管,用来驱动该有机发光二极管,驱动晶体管包含一第一节点、一第二节点及一第三节点,第一节点连接一第二电压源,第三节点连接阳极端;一第一晶体管,包含连接一资料驱动线的一第一端、连接一第一控制信号源的一第二端、及连接第二节点的一第三端;一第二晶体管,包含一第一端、连接一第二控制信号源的一第二端、及连接阳极端及第三节点的一第三端;一储存电容,包含连接一第三电压源的一第一端、及连该第二晶体管的第一端的一第二端;以及一耦合电容,包含连接第二晶体管的第一端的一第一端、及连接第二节点的一第二端。此外,于一重置阶段时,第一控制信号源提供一第一控制信号以开启第一晶体管,资料驱动线输入一参考电压至驱动晶体管以重置第二节点、第三节点及耦合电容的第一端,于一补偿阶段时,第二节点及储存电容储存驱动晶体管的一临界电压,驱动晶体管由开启状态转变为关闭状态,于一资料写入阶段时,第二控制信号源提供一第二控制信号以关闭第二晶体管,资料驱动线输入一资料电压至驱动晶体管,耦合电容的一电压被耦合至耦合电容的第一端,于一发光阶段时,临界电压及有机发光二极管的一电压被耦合至第二节点。再者,驱动晶体管、第一晶体管及第二晶体管为N型晶体管。另外,像素电路包含一第三晶体管,其包含连接一第四电压源的一第一端、连接一第三控制信号源的一第二端、及连接第二节点的一第三端,第四电压源提供一参考电压,第三晶体管根据一第三控制信号开启以输入参考电压至第二节点。另外,像素电路包含一第四晶体管,其包含连接阳极端及第三节点的一第一端、连接一第四控制信号源的一第二端、及连接一第五电压源的一第三端。再者,于一重置阶段时,第一控制信号源提供一第一控制信号以开启第一晶体管,第二控制信号源提供一第二控制信号以开启第二晶体管,第四控制信号源提供一第四控制信号以开启第四晶体管,资料驱动线输入一第一参考电压至驱动晶体管以重置第二节点,第五电压源输入一第二参考电压至第四晶体管以重置第三节点及耦合电容的第一端,于一补偿阶段时,资料驱动线输入一第三参考电压至第二节点,第三节点及储存电容储存驱动晶体管的第三参考电压与一临界电压的差值,驱动晶体管由开启状态转变为关闭状态,于一资料写入阶段时,资料驱动线输入一资料电压至驱动晶体管,第三参考电压与资料电压的差值耦合至耦合电容的第一端,于一发光阶段时,临界电压及有机发光二极管的一电压耦合至第二节点。此外,本专利技术提供了一种用来驱动一像素电路的方法,像素电路包含一有机发光二极管(OLED)、一驱动晶体管、一第一晶体管、一第二晶体管、一储存电容及一耦合电容,有机发光二极管具有一阳极端及连接一第一电压源的一阴极端,第一电压源提供一第一电压,驱动晶体管具有连接一第二电压源的一第一节点、一第二节点及连接阳极端的一第三节点,第二电压源提供一第二电压,第一晶体管具有连接一资料驱动线的一第一端、连接一第一控制信号源的一第二端、及连接第二节点的一第三端,第一控制信号源提供一第一控制信号,第二晶体管具有一第一端、连接一第二控制信号源的一第二端、及连接阳极端及第三节点的一第三端,第二控制信号源提供一第二控制信号,储存电容具有连接一第三电压源的一第一端及连接第二晶体管的第一端的一第二端,耦合电容具有连接第二晶体管的第一端的一第一端及连接第二节点的一第二端,方法包括步骤:(A)于一重置阶段时,通过第一控制信号开启第一晶体管,输入一参考电压至驱动晶体管,以重置第二节点、第三节点及耦合电容的第一端;(B)于一补偿阶段时,储存驱动晶体管的一临界电压至第三节点及储存电容,驱动晶体管由开启状态转变为关闭状态;(C)于一资料写入阶段时,通过第二控制信号关闭第二晶体管,输入一资料电压至驱动晶体管,及耦合耦合电容的一电压至耦合电容的第一端;以及(D)于一发光阶段时,耦合临界电压及有机发光二极管的一电压至第二节点。此外,本专利技术提供了另一种用来驱动一像素电路的方法,像素电路包含一有机发光二极管(OLED)、一驱动晶体管、第一晶体管、一第二晶体管、一第四晶体管、一储存电容及一耦合电容,有机发光二极管具有一阳极端及连接一第一电压源的一阴极端,第一电压源提供一第一电压,驱动晶体管具有连接一第二电压源的一第一节点、一第二节点及连接阳极端的一第三节点,第二电压源提供一第二电压,第一晶体管具有连接一资料驱动线的一第一端、连接一第一控制信号源的一第二端、及连接第二节点的一第三端,第一控制信号源提供一第一控制信号,第二晶体管具有一第一端、连接一第二控制信号源的一第二端、及连接于阳极端及第三节点的一第三端,第二控制信号源提供一第二控制信号,储存电容具有连接于一第三电压源的一第一端及连接于第二晶体管的第一端的一第二端,耦合电容具有连接第二晶体管的第一端的一第一端及连接第二节点的一第二端,第四晶体管具有连接阳极端及第三节点的一第一端、连接一第四控制信号源的一第二端、及连接一第五电压源的一第三端,方法包括步骤:(A)于一重置阶段时,资料驱动线输入一第一参考电压至驱动晶体管以重置第二节点,第五电压源输入一第二参考电压至第四晶体管以重置第三节点及耦合电容的第一端;(B)于一补偿阶段时,资料驱动线输入一第三参考电压至驱动晶体管以重置第二节点,第三节点及储存电容储存驱动晶体管的第三参考电压与一临界电压的差值,驱动晶体管由开启状态转变为关闭状态;(C)于一资料写入阶段时,资料驱动线输入一资料电压至驱动晶体管,第三参考电压与资料电压的差值耦合至耦合电容的第一端;以及(D)于一发光阶段时,临界电压及有机发光二极管的一电压被耦合至第二节点本文档来自技高网...
像素电路及其驱动方法与显示面板

【技术保护点】
一种像素电路,包括:一有机发光二极管,包含一阳极端及一阴极端,该阴极端连接一第一电压源;一驱动晶体管,用来驱动该有机发光二极管,该驱动晶体管包含一第一节点、一第二节点及一第三节点,该第一节点连接一第二电压源,该第三节点连接该阳极端;一第一晶体管,包含连接一资料驱动线的一第一端、连接一第一控制信号源的一第二端、及连接该第二节点的一第三端;一第二晶体管,包含一第一端、连接一第二控制信号源的一第二端、及连接该阳极端及该第三节点的一第三端;一储存电容,包含连接一第三电压源的一第一端及连接该第二晶体管的该第一端的一第二端;以及一耦合电容,包含连接该第二晶体管的该第一端的一第一端及连接该第二节点的一第二端。

【技术特征摘要】
2013.03.28 CN 201310104649.31.一种像素电路,包括:一有机发光二极管,包含一阳极端及一阴极端,该阴极端连接一第一电压源;一驱动晶体管,用来驱动该有机发光二极管,该驱动晶体管包含一第一节点、一第二节点及一第三节点,该第一节点连接一第二电压源,该第三节点连接该阳极端;一第一晶体管,包含连接一资料驱动线的一第一端、连接一第一控制信号源的一第二端、及连接该第二节点的一第三端;一第二晶体管,包含一第一端、连接一第二控制信号源的一第二端、及连接该阳极端及该第三节点的一第三端;一储存电容,包含连接一第三电压源的一第一端及连接该第二晶体管的该第一端的一第二端;以及一耦合电容,包含连接该第二晶体管的该第一端的一第一端及连接该第二节点的一第二端;其中,于一重置阶段时,该第一控制信号源提供一第一控制信号以开启该第一晶体管,该资料驱动线输入一参考电压至该驱动晶体管以重置该第二节点、该第三节点及该耦合电容的该第一端,于一补偿阶段时,该第二节点及该储存电容储存该驱动晶体管的一临界电压,该驱动晶体管由开启状态转变为关闭状态,于一资料写入阶段时,该第二控制信号源提供一第二控制信号以关闭该第二晶体管,该资料驱动线输入一资料电压至该驱动晶体管,该耦合电容的一电压被耦合至该耦合电容的该第一端,于一发光阶段时,该临界电压及该有机发光二极管的电压被耦合至该第二节点。2.如权利要求1所述的像素电路,其中,该驱动晶体管、该第一晶体管及该第二晶体管为N型晶体管。3.如权利要求1所述的像素电路,另包含一第三晶体管,该第三晶体管包含连接一第四电压源的一第一端、连接一第三控制信号源的一第二端、及连接该第二节点的一第三端,该第四电压源提供一参考电压,该第三晶体管根据一第三控制信号开启以输入该参考电压至该第二节点。4.如权利要求1所述的像素电路,还包含一第四晶体管,包含连接该阳极端及该第三节点的一第一端、连接一第四控制信号源的一第二端、及连接一第五电压源的一第三端。5.如权利要求4所述的像素电路,其中,于一重置阶段时,该第一控制信号源提供一第一控制信号以开启该第一晶体管,该第二控制信号源提供一第二控制信号以开启该第二晶体管,该第四控制信号源提供一第四控制信号以开启该第四晶体管,该资料驱动线输入一第一参考电压至该驱动晶体管以重置该第二节点,该第五电压源输入一第二参考电压至该第四晶体管以重置该第三节点及该耦合电容的该第一端,于一补偿阶段时,该资料驱动线输入一第三参考电压至该第二节点,该第三节点及该储存电容储存该驱动晶体管的该第三参考电压与一临界电压的一差值,该驱动晶体管由开启状态转变为关闭状态,于一资料写入阶段时,该资料驱动线输入一资料电压至该驱动晶体管,该第三参考电压与该资料电压的差值耦合至该耦合电容的该第一端,于一发光阶段时,该临界电压及该有机发光二极管的电压耦合至该第二节点。6.一种用来驱动一像素电路的方法,该像素电路包含一有机发光二极管、一驱动晶体管、第一晶体管、一第二晶体管、一储存电容及一耦合电容,该有机发光二极管具有一阳极端及连接一第一电压源的一阴极端,该第一电压源提供一第一电压,该驱动晶体管具有连接一第二电压源的一第一节点、一第二节点及连接该阳极端的一第三节点,该第二电压源提供一第二电压,该第一晶体管具有连接一资料驱动线的一第一端、连接一第一控制信号源的一第二端、及连接该第二节点的一第三端,该第一控制信号源提供一第一控制信号,该第二晶体管具有一第一端、连接一第二控制信号源的一第二端、及连接于该阳极端及该第三节点的一第三端,该第二控制信号源提供一第二控制信号,该储存电容具有连接于一第三电压源的一第一端...

【专利技术属性】
技术研发人员:曾名骏徐怡华郭拱辰陈联祥
申请(专利权)人:群创光电股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1