【技术实现步骤摘要】
一种降低USB线路共模辐射的布线方法
本专利技术涉及集成电路布线设计
,具体的说是一种实用性强、降低USB线路共模辐射的布线方法。
技术介绍
优化电路板上的布图设计一直以来是改善电磁骚扰的重要手段,其中USB端口带出的辐射是电磁辐射中最常见的,而这些辐射的源头绝大多数来自共模辐射,一般的,USB端口线路中的共模辐射信号来源为:信号路径和回流路径中电流的相位相同。我们在实际布线时,差分信号经常会出现不对称的情况,这时差分信号的相位就不是正好相反的情况,这样差分信号产生的磁场出现无法抵消的状况,抵消不掉的部分就会感应出共模电流,使差模信号向共模信号转换,产生辐射,引起共模辐射。由此可见,如果想降低USB线路中的共模辐射情况,就需要想办法将差分信号对称布线设计,基于此,现提供一种降低USB线路共模辐射的布线方法。
技术实现思路
本专利技术的技术任务是解决现有技术的不足,提供一种实用性强、降低USB线路共模辐射的布线方法。本专利技术的技术方案是按以下方式实现的,该一种降低USB线路共模辐射的布线方法,其具体布线过程为: 设置一静电防护芯片,该静电防护芯 ...
【技术保护点】
一种降低USB线路共模辐射的布线方法,其特征在于其具体布线过程为:设置一静电防护芯片,该静电防护芯片通过其pin脚连接两个USB端口、一个IEEE1394控制器,相对应的,该静电防护芯片的pin脚与每个USB端口之间均设置一组差分线,每组差分线均包括两条线路且分别接入静电防护芯片左右两侧的各一个pin脚。
【技术特征摘要】
1.一种降低USB线路共模辐射的布线方法,其特征在于其具体布线过程为:设置一静电防护芯片,该静电防护芯片通过其pin脚连接两个USB端口、一个IEEE1394控制器,相对应的,该静电防护芯片的Pin脚与每个USB端口之间均设置一组差分线,每组差分线均包括两条线路且分别接入静电防护芯片左右两侧的各一个pin脚。2.根据权利要求1所述的一种降低USB线路共模辐射的布线方法,其特征在于:所述静电防护芯片上设置有6个pin脚,pinl?3在该芯片的一侧,pin4?6在该芯片的另一侦U,其中pinl、3、4、6分别为静电防护脚...
【专利技术属性】
技术研发人员:党杰,吴修权,
申请(专利权)人:浪潮电子信息产业股份有限公司,
类型:发明
国别省市:山东;37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。