【技术实现步骤摘要】
【专利摘要】一种可降低测试误差的逻辑笔,其逻辑电路包括非门U1和非门U2,测试输入端通过电阻R1后分别接电阻R2的一端和电阻R4的一端,电阻R2的另一端接非门U1的输入端和电阻R3的一端,电阻R3的另一端接VCC,电阻R4的另一端接非门U2的输入端和电阻R5的一端,电阻R5的另一端接地,非门U1的输出端通过电阻R6接LED显示管D2的阳极,LED显示管D2的阴极接地,非门U2的输出端通过电阻R7接LED显示管D1的阴极,LED显示管D1的阳极接VCC,本专利技术能够降低检测端的吸入/供出电流,将测试误差降低,且结构简单,逻辑清晰。【专利说明】一种可降低测试误差的逻辑笔
本专利技术涉及一种可降低测试误差的逻辑笔。
技术介绍
逻辑笔是采用不同颜色的指示灯为表示数字电平的高低的仪器。它是测量数字电路较简便的工具,使用逻辑笔可快速测量出数字电路中有故障的芯片。现有的逻辑笔电路相对复杂,且探头端的吸入/供出电流偏大,有可能影响到测试点的逻辑电平。
技术实现思路
为了克服上述现有技术的不足,本专利技术的目的在于提供一种可降低测试误差的逻辑笔。为了实现上述目的,本专利技术采用的技术方案是:一种可降低测试误差的逻辑笔,其逻辑电路包括非门Ul和非门U2,测试输入端通过电阻Rl后分别接电阻R2的一端和电阻R4的一端,电阻R2的另一端接非门Ul的输入端和电阻R3的一端,电阻R3的另一端接VCC,电阻R4的另一端接非门U2的输入端和电阻R5的一端,电阻R5的另一端接地,非门Ul的输出端通过电阻R6接LED显示管D2的阳极,LED显示管D2的阴极接地,非门U2的输出端通过 ...
【技术保护点】
一种可降低测试误差的逻辑笔,其特征在于,其逻辑电路包括非门U1和非门U2,测试输入端通过电阻R1后分别接电阻R2的一端和电阻R4的一端,电阻R2的另一端接非门U1的输入端和电阻R3的一端,电阻R3的另一端接VCC,电阻R4的另一端接非门U2的输入端和电阻R5的一端,电阻R5的另一端接地,非门U1的输出端通过电阻R6接LED显示管D2的阳极,LED显示管D2的阴极接地,非门U2的输出端通过电阻R7接LED显示管D1的阴极,LED显示管D1的阳极接VCC。
【技术特征摘要】
【专利技术属性】
技术研发人员:田边,
申请(专利权)人:西安交大京盛科技发展有限公司,
类型:发明
国别省市:陕西;61
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。