液晶屏数字信号发生器制造技术

技术编号:6494806 阅读:312 留言:0更新日期:2017-05-06 15:23
本实用新型专利技术涉及一种液晶屏数字信号发生器。本实用新型专利技术所要解决的技术问题是提供一种结构简单小巧、携带方便、成本低的液晶屏数字信号发生器,同时达到减少信号失真和损耗的目的。解决该问题的技术方案是:液晶屏数字信号发生器,其特征在于:它包括用于产生液晶屏同步信号和图像信号的主控制器FPGA,其信号输出引脚连接LVDS信号转换模块,该主控制器的按键引脚连接一组按键,该主控制器的输出显示引脚连接液晶显示模块,该主控制器的存储引脚连接存储器。本实用新型专利技术主要适用于液晶屏科研、生产和质检等各部门。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种用于液晶屏显示的数字信号发生器装置,主要用于液晶屏科研、生产和质检等各部门。
技术介绍
液晶屏的信号输入接口接收的是LVDS数字信号,用桌面计算机或者工控机产生的视频图像信号一般通过接口卡变换成AV或VGA等模拟制式的信号,在输入液晶屏前需要将模拟信号转换成LVDS数字信号,这样的信号发生器设备体积大,模拟信号传输与转换过程会产生一定的失真与损耗。在液晶产业,液晶面板组装成液晶屏的生产过程中需要进行检测,后续利用液晶屏组装生产液晶显示器、液晶电视时,一般也需要对进厂的液晶屏进行检测。
技术实现思路
本技术要解决的技术问题是:针对上述存在的问题提供一种结构简单小巧、携带方便、成本低的液晶屏数字信号发生器,同时达到减少信号失真和损耗的目的。本技术所采用的技术方案是:液晶屏数字信号发生器,其特征在于:它包括用于产生液晶屏同步信号和图像信号的主控制器FPGA,其信号输出引脚连接LVDS信号转换模块,该主控制器的按键引脚连接一组按键,该主控制器的输出显示引脚连接液晶显示模块,该主控制器的存储引脚连接存储器。所述LVDS信号转换模块由两块分别与主控制器FPGA电连接的芯片SN75LVDS83组成。所述按键共有四个。本技术的有益效果是:本技术采用FPGA作为主控制芯片产生数字图像信号,然后利用LVDS信号转换模块将该信号转换为LVDS数字信号输入液晶屏,相对于现有技术中的结构,避免了模拟信号的传输过程和D/A、A/D两次转换对信号造成的失真和损耗,大大提高了信号的保真率;同时整个设备小巧而紧凑,不仅降低了成本,而且提高了便携性,可以方便的应用手科研、生产、质检。附图说明图1是本技术的原理框图。图2-1、2-2是本技术的电路原理图。具体实施方式如图1所示,本实施例包括主控制器FPGA1(IC_EP2C20Q240C8N),以及分别与之电连接的LVDS信号转换模块2、按键3、液晶显示模块4(1602C)以及存储器5(93C46);其中主控制器FPGA1用于产生液晶屏同步信号和图像信号;LVDS信号转换模块2用于将主控制-->器FPGA1产生的信号转换为LVDS数字信号,并将该信号通过一条视频线缆输出到液晶屏的LVDS接口产生图像;按键3可用于选择输出的图像类型,如选择输出纯红、纯绿、纯蓝图像,全白图像,或者运动方块图像,彩条测试图像等,同时还可以调节纯彩色图像的辉度值,全白图像的灰度及运动方块的运动速度等,实现了多种图像的输出,可用于液晶屏的多项性能检测;液晶显示模块4用于显示相应的输出图像的信息和参数等;存储器5用于存储与各种图像类型相对应的参数。如图2-1、2-2所示,所述主控制器FPGA1(U1,图2-1中将U1分为U1A、U1B、U1C…U1M)与LVDS信号转换模块2(包括U2、U3两块芯片,型号为SN75LVDS83)对应的引脚连接如下表:  235  8  131  8  6  10  135  10  7  11  134  11  8  12  137  12  9  14  136  14  11  15  139  15  13  16  140  16  14  18  149  18  15  19  141  19  16  20  155  20-->  18  22  150  22  20  23  157  23  21  24  156  24  38  25  161  25  37  27  159  27  39  28  164  28  41  30  166  30  165  50  119  50  55  31  162  31此外,主控制器FPGA1(U1)的58、57、54、56引脚分别与四个按键RST、K0、K1、K2电连接,主控制器FPGA1(U1)的231、233、232、42、44、46、47、49、50、51、52引脚分别与液晶显示模块4(U4)的4、5、6、7、8、9、10、11、12、13、14引脚电连接,主控制器FPGA1(U1)的238、237、236、234引脚分别与存储器5(U5)的1、2、3、4引脚电连接。芯片U2和U3的47、48、45、46、41、42、37、38、39、40是LVDS信号转换模块2的输出引脚,其中U2的47、48、45、46、41、42、37、38、39、40分别与接口J2的11、12、9、10、7、8、1、2、3、4引脚连接,U3的47、48、45、46、41、42、37、38、39、40分别与接口J2的23、24、21、22、19、20、13、14、15、16引脚连接,同时J2通过一条20线的视频线缆与LCD液晶屏相连,信号发生器产生的LVDS数字信号经接口J2和视频线缆后输出至液晶屏的LVDS接口产生图像。为了方便操作,主控制器FPGA1(U1)与四个按键3和液晶显示模块4(U4)之间通过接口J1连接,其中U1的58、57、54、56引脚分别与J1的6、3、5、7引脚连接,U1的231、233、232、42、44、46、47、49、50、51、52引脚分别与J1的8、9、10、11、12、13、14、15、16、17、18引脚连接,同时四个按键3和液晶显示模块4则通过排线与接口J1连接。本实施例的工作原理是:信号发生器上电后,通过按键3来控制主控制器FPGA1输出的图像类型,如选择输出纯红、纯绿、纯蓝图像,全白图像,或者运动方块图像,彩条测试图像等,相应图像的参数从存储器5读入,此外按键还可调节纯彩色图像的辉度值,全白图像的灰度及运动方块的运动速度等,以适应不同的检测要求,调整后的参数更新值存至存储器5中;同时主控制器FPGA1将即时图像类型和相关参数输送至液晶显示模块4进行显示,以方便操作者直观的了解所选图像的信息和参数;最后,主控制器FPGA1将图像信号输出至U2、U3两块芯片(两块芯片所接收的信号之间存在时序差,该时序差根据所检测液晶屏本身参数确定),然后输出LVDS信号,并通过一条视频线缆输出到液晶屏的LVDS接口产生图像即可进行液晶屏的相关检测。-->本文档来自技高网...

【技术保护点】
1.一种液晶屏数字信号发生器,其特征在于:它包括用于产生液晶屏同步信号和图像信号的主控制器FPGA(1),其信号输出引脚连接LVDS信号转换模块(2),该主控制器的按键引脚连接一组按键(3),该主控制器的输出显示引脚连接液晶显示模块(4),该主控制器的存储引脚连接存储器(5)。

【技术特征摘要】
1.一种液晶屏数字信号发生器,其特征在于:它包括用于产生液晶屏同步信号和图像信号的主控制器FPGA(1),其信号输出引脚连接LVDS信号转换模块(2),该主控制器的按键引脚连接一组按键(3),该主控制器的输出显示引脚连接液晶显示模块(4),该主控制器的存储引脚...

【专利技术属性】
技术研发人员:廖根兴
申请(专利权)人:中国计量学院
类型:实用新型
国别省市:86

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1