屏驱动板复位电路及液晶显示装置制造方法及图纸

技术编号:28165657 阅读:17 留言:0更新日期:2021-04-22 01:26
公开了一种屏驱动板复位电路及液晶显示装置,该液晶显示装置包括该屏驱动板复位电路,该屏驱动板复位电路包括依次串联在第一电压源与地之间的分时导通的第一晶体管和第二晶体管,第一晶体管和第二晶体管的栅极接收复位控制信号,第一晶体管和第二晶体管的中间节点输出复位信号至屏驱动板的ASC信号输出端,控制ASC信号的复位动作。本实用新型专利技术的屏驱动板复位电路及液晶显示装置利用第一晶体管和第二晶体管的分时导通,在其中间节点输出第一电压源提供的高电平或低电平,电平调节受硬件参数影响小,可保障ASC信号的复位动作的有效执行,保障屏驱动板可有效进入DP模式,保障液晶显示面板可正常显示图像。晶显示面板可正常显示图像。晶显示面板可正常显示图像。

【技术实现步骤摘要】
屏驱动板复位电路及液晶显示装置


[0001]本技术涉及液晶显示
,特别涉及一种屏驱动板复位电路及液晶显示装置。

技术介绍

[0002]随着信息传输技术的发展,点对点高速数据传输技术的引用越来越广泛,在液晶显示装置中,屏驱动板(TCON)与源驱动板(Source板)之间的通信通过ASC(Auxiliary Status Channel,辅助状态通道)信号来沟通,源驱动板再驱动液晶显示面板执行显示。
[0003]如图1所示,现有技术的液晶显示装置100包括屏驱动板110和源驱动板120,屏驱动板110与源驱动板120通过ASC信号传输线101连接,屏驱动板110包括ASC信号输出器111,ASC信号输出器111的输出端(即屏驱动板110的ASC信号输出端)连接至ASC信号传输线101,源驱动板120中包括多个ASC信号接收器,例如第一ASC信号接收器121和第二ASC信号接收器122等,第一ASC信号接收器121和第二ASC信号接收器122均包括晶体管,该晶体管的集电极连接至ASC信号传输线101、栅极接收源驱动板自检信号(Status信号)、发射极分别输出第一总线信号SD1和第二总线信号SD2。工作源的准备状态反馈给屏驱动板110,ASC信号电平上升指示工作源的准备完毕后,需要给ASC信号一个复位动作,屏驱动板110才会进入DP(Display Port,显示接口)模式,作为数据接口正常传输屏驱动信号,否则会一直处于自由振荡模式(free run mode),不传输屏驱动信号,液晶显示屏将处于黑屏状态。<br/>[0004]其中,Status信号为在源驱动板接收到屏驱动板发出的P2P信号(编程接口(CMPI)输出的信号)后,检测屏驱动板输出的信号有无非法码,检测数据信号有无异常,而产生的一个方波信号。源驱动板自检单元包括输出Status信号的自检信号输出端,以及与编程接口连接的控制信号输入端,以接收屏驱动板输出的P2P信号作为控制信号进而输出Status信号。
[0005]其中,ASC信号传输线101还通过上拉电阻R
ASC
连接至第一电源接收上拉电压VDD_ASC,用于实现ASC信号的复位动作。如图2所示,现有技术的液晶显示装置的ASC信号电平跟随上拉电压VDD_ASC,该ASC信号在电平值上升后,上拉电阻R
ASC
的阻值一般选择1.2千欧,如果上拉电阻R
ASC
的阻值过小,将无法被复位,屏驱动板110将一直处于自由振荡模式,如图3所示,液晶显示屏(LCD)的显示为黑屏。

技术实现思路

[0006]鉴于上述问题,本技术的目的在于提供一种屏驱动板复位电路及液晶显示装置,从而保障屏驱动板的复位动作执行,保障屏驱动板的DP模式切换的有效性,保障液晶显示装置的显示有效。
[0007]根据本技术的一方面,提供一种屏驱动板复位电路,所述屏驱动板复位电路包括:
[0008]依次串联在第一电压源与地之间的分时导通的第一晶体管和第二晶体管,所述第
一晶体管和所述第二晶体管的控制端为所述屏驱动板复位电路的复位控制信号接收端,所述第一晶体管和所述第二晶体管的中间节点为所述屏驱动板复位电路的复位信号输出端,
[0009]其中,所述复位信号输出端连接至所述屏驱动板的辅助状态通道信号输出端,所述屏驱动板的辅助状态通道信号输出端连接至源驱动板,所述源驱动板连接至液晶显示面板。
[0010]可选地,所述第一晶体管为NPN型晶体管,所述第一晶体管的集电极连接所述第一电压源、发射极连接所述复位信号输出端、基极连接所述复位控制信号接收端;
[0011]所述第二晶体管为PNP型晶体管,所述第二晶体管的集电极连接所述复位信号输出端、发射极接地、基极连接所述复位控制信号接收端。
[0012]可选地,所述第一晶体管为NMOS管,所述第一晶体管的源极连接所述复位信号输出端、漏极连接所述第一电压源、栅极连接所述复位控制信号接收端;
[0013]所述第二晶体管为PMOS管,所述第二晶体管的源极连接所述复位信号输出端、漏极接地、栅极连接所述复位控制信号接收端。
[0014]根据本技术的另一方面,提供一种液晶显示装置,其特征在于,包括:
[0015]屏驱动板,包括辅助状态通道信号输出端;
[0016]源驱动板,与所述屏驱动板的辅助状态通道信号输出端连接,与液晶显示面板连接;
[0017]屏驱动板复位电路,包括连接至所述屏驱动板的辅助状态通道信号输出端的复位信号输出端和复位控制信号接收端。
[0018]可选地,所述屏驱动板复位电路包括:
[0019]NPN型三极管,所述NPN型三极管的集电极连接第一电压源的正输出端、发射极连接所述复位信号输出端、基极连接所述复位控制信号接收端;
[0020]PNP型三极管,所述PNP型三极管的集电极连接所述复位信号输出端、发射极接地、基极连接所述复位控制信号接收端。
[0021]可选地,所述屏驱动板复位电路包括:
[0022]NMOS管,所述NMOS管的漏极连接第一电压源的正输出端、源极连接所述复位信号输出端、栅极连接所述复位控制信号接收端;
[0023]PMOS管,所述PMOS管的源极连接所述复位信号输出端、漏极接地、栅极连接所述复位控制信号接收端。
[0024]可选地,所述液晶显示装置包括所述第一电压源。
[0025]可选地,所述屏驱动板包括编程接口,所述源驱动板还包括:
[0026]源驱动板自检单元,所述源驱动板自检单元包括源驱动板自检信号输出端和控制信号输入端,所述复位控制信号接收端连接所述源驱动板自检信号输出端,所述控制信号输入端与所述屏驱动板的编程接口连接。
[0027]可选地,所述屏驱动板复位电路设置在所述源驱动板上。
[0028]本技术提供的屏驱动板复位电路包括依次串联在第一电压源与地之间的分时导通的第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管的栅极为所述屏驱动板复位电路的复位控制信号接收端,所述第一晶体管和所述第二晶体管的中间节点为所述屏驱动板复位电路的复位信号输出端,所述复位信号输出端连接至所述屏驱动板的辅助
状态通道信号输出端,所述屏驱动板的辅助状态通道信号输出端连接至源驱动板,所述源驱动板连接至液晶显示面板。其中,该屏驱动板复位电路的复位信号输出端可以根据复位控制信号输出第一电压源的高电平或地电平,可以将屏驱动板输出的ASC信号有效复位,保障屏驱动板的复位动作执行,保障屏驱动板的DP模式切换的有效性,进而保障液晶显示面板的正常显示。
[0029]本技术提供的液晶显示装置包括本技术提供的屏驱动板复位电路,可以在系统开机后有效对屏驱动板的ASC信号执行复位操作,实现屏驱动板的DP模式的有效切换,进而保障液晶显示装置的正常显示,规避了黑屏现象的产生。
[0030]用三极管作为电平控制晶体管,可以保障输出的复位信号的电平特本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种屏驱动板复位电路,其特征在于,包括:依次串联在第一电压源与地之间的分时导通的第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管的控制端为所述屏驱动板复位电路的复位控制信号接收端,所述第一晶体管和所述第二晶体管的中间节点为所述屏驱动板复位电路的复位信号输出端,其中,所述复位信号输出端连接至所述屏驱动板的辅助状态通道信号输出端,所述屏驱动板的辅助状态通道信号输出端连接至源驱动板,所述源驱动板连接至液晶显示面板。2.根据权利要求1所述的屏驱动板复位电路,其特征在于,所述第一晶体管为NPN型晶体管,所述第一晶体管的集电极连接所述第一电压源、发射极连接所述复位信号输出端、基极连接所述复位控制信号接收端;所述第二晶体管为PNP型晶体管,所述第二晶体管的集电极连接所述复位信号输出端、发射极接地、基极连接所述复位控制信号接收端。3.根据权利要求1所述的屏驱动板复位电路,其特征在于,所述第一晶体管为NMOS管,所述第一晶体管的源极连接所述复位信号输出端、漏极连接所述第一电压源、栅极连接所述复位控制信号接收端;所述第二晶体管为PMOS管,所述第二晶体管的源极连接所述复位信号输出端、漏极接地、栅极连接所述复位控制信号接收端。4.一种液晶显示装置,其特征在于,包括:屏驱动板,包括辅助状态通道信号输出端;源驱动板,与所述屏驱动板的辅助状态通道信号输出端连接,与液晶显示面板连接;屏驱动板...

【专利技术属性】
技术研发人员:蔡浩
申请(专利权)人:昆山龙腾光电股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1