一种阵列基板及显示模组制造技术

技术编号:21366375 阅读:27 留言:0更新日期:2019-06-15 10:25
本发明专利技术提供了一种阵列基板及显示模组。解决了屏体边框内的功能电路单元及其走线受到弧形边框的空间限制,导致走线布设困难的问题。包括:具有弧形拐角的显示区和处于所述显示区之外的边框区,在所述边框区内设置有与所述显示区电连接的多个功能电路单元,所述多个功能电路单元沿作为显示区的延伸方向的第一方向分布,任一个功能电路单元包括:同层且沿与第一方向垂直的第二方向分布的多个晶体管组和设置在晶体管组之间的信号线组,所述信号线组中的信号线与对应的晶体管组电连接。

An Array Substrate and Display Module

The invention provides an array substrate and a display module. It solves the problem that the functional circuit units and their routing in the screen frame are limited by the space of the arc border, which leads to the difficulty of routing. A display area with an arc corner and a border area outside the display area are included. A plurality of functional circuit units electrically connected with the display area are arranged in the border area. The functional circuit units are distributed in the first direction as the extension direction of the display area, and any functional circuit unit includes the same layer and distributed in the second direction perpendicular to the first direction. A plurality of transistor groups and a signal line group arranged between the transistor groups are electrically connected with the corresponding transistor group.

【技术实现步骤摘要】
一种阵列基板及显示模组
本专利技术涉及显示
,具体涉及一种阵列基板及显示模组。
技术介绍
有源矩阵有机发光二极体(Active-matrixorganiclight-emittingdiode,AMOLED)显示屏技术的窄边框技术备受关注,设计更窄的边框,有利于提升产品的竞争力。随着市场上显示屏显示区域的倒角设计越来越普遍,弧形区实现窄边框技术也非常重要。然而屏体边框内的功能电路单元及其走线受到弧形边框的空间限制,导致走线布设困难。
技术实现思路
有鉴于此,本专利技术提供了一种阵列基板及显示模组。解决了屏体边框内的功能电路单元及其走线受到弧形边框的空间限制,导致走线布设困难的问题。本专利技术一实施例提供的一种阵列基板及显示模组,包括:具有弧形拐角的显示区和处于所述显示区之外的边框区,在所述边框区内设置有与所述显示区电连接的多个功能电路单元,所述多个功能电路单元沿作为显示区的延伸方向的第一方向分布,任一个功能电路单元包括:同层且沿与第一方向垂直的第二方向分布的多个晶体管组和设置在晶体管组之间的信号线组,所述信号线组中的信号线与对应的晶体管组电连接。在一种实施方式中,所述晶体管组的数量与所述显示区内子像素的颜色的数量相同。在一种实施方式中,所述显示区内具有红、绿、蓝三种颜色的子像素,所述晶体管组具有适配于红色子像素的第一晶体管组,适配于蓝色子像素的第二晶体管组和适配于绿色子像素的第三晶体管组,在所述第一晶体管组、第二晶体管组和第三晶体管组之间的间隙中布设有所述信号线组。在一种实施方式中,沿所述第二方向,所述第三晶体管组靠近所述显示区,所述第二晶体管组远离所述显示区,所述第一晶体管组处于所述第二晶体管组和第三晶体管组之间,所述信号线组包括处于第一晶体管组和第二晶体管组之间的第一信号线组,处于第一晶体管组和第三晶体管组之间的第三信号线组,和处于所述第一晶体管组的远离所述第三晶体管组的一侧的第二信号线组。在一种实施方式中,所述第一晶体管组包括并联的第一晶体管和第二晶体管,所述第一晶体管和第二晶体管沿所述第二方向分布,所述第一信号线组包括第一红色数据线和第二开关信号线,所述第三信号线组包括第二红色数据线,所述第一红色数据线与所述第一晶体管的沟道层电连接,所述第二红色数据线与所述第二晶体管的沟道层电连接,所述第二开关信号线通过第二栅极信号数据线与所述第一晶体管和第二晶体管的栅极电连接,所述阵列基板还包括第一漏极走线,其与所述第一晶体管的沟道层和所述第二晶体管的沟道层电连接。在一种实施方式中,所述第一晶体管组还包括:并联的第三晶体管和第四晶体管,所述第三晶体管和所述第四晶体管沿所述第二方向分布,所述第一信号线组还包括第一开关信号线,所述第一红色数据线与所述第三晶体管的沟道层电连接,所述第二红色数据线与所述第四晶体管的沟道层电连接,所述第一开关信号线通过第二栅极信号数据线与所述第三晶体管和所述第四晶体管的栅极电连接,所述阵列基板还包括第二漏极走线,其与所述第三晶体管的沟道层和所述第四晶体管的沟道层电连接。在一种实施方式中,所述第二晶体管组包括并联的第五晶体管和第六晶体管,所述第五晶体管和所述第六晶体管沿所述第二方向分布,所述第一信号线组包括第一蓝色数据线,所述第二信号线组包括第二蓝色数据线,所述第一蓝色数据线与所述第五晶体管的沟道层电连接,所述第二蓝色数据线与所述第六晶体管的沟道层电连接,所述第一开关信号线通过第三栅极信号数据线与所述第五晶体管和第六晶体管的栅极电连接,所述第一漏极走线与所述第五晶体管的沟道层和所述第六晶体管的沟道层电连接。在一种实施方式中,所述第二晶体管组还包括并联的第七晶体管和第八晶体管,所述第七晶体管和所述第八晶体管沿所述第二方向分布,所述第一蓝色数据线与所述第七晶体管的沟道层电连接,所述第二蓝色数据线与所述第八晶体管的沟道层电连接,所述第二开关信号线通过第四栅极信号数据线与所述第七晶体管和第八晶体管的栅极电连接,所述第二漏极走线与所述第七晶体管的沟道层和所述第八晶体管的沟道层电连接。在一种实施方式中,所述第三晶体管组包括第九晶体管,所述第三信号线组包括绿色数据线和第三开关信号线,所述绿色数据线与所述第九晶体管的沟道层电连接,所述第三开关信号线通过第五栅极信号数据线与所述第九晶体管的栅极电连接,所述阵列基板还包括第三漏极走线,其与所述第九晶体管的沟道层电连接。一种显示模组,包括上述任一所述的阵列基板。本专利技术实施例提供的一种阵列基板及显示模组,该阵列基板具有显示区和边框区,其中显示区具有弧形拐角,边框区处于显示区之外,在边框区内设置有与显示区电连接的多个功能电路单元,多个功能电路单元沿作为显示区的延伸方向的第一方向分布,任一个功能电路单元包括同层且沿与第一方向垂直的第二方向分布的多个晶体管和设置在晶体管组之间的信号线组,信号线组中的信号线与对应晶体管组点连接。本方案通过将现有技术中的多个晶体管组沿第一方向分布调整为沿与第一方向垂直的第二方向分布,减小了功能电路单元在水平方向上占据的空间,常规弧形显示装置的台阶处包含重复的多个单个功能电路单元,多个功能电路单元将节省的空间综合起来,可大大减小阵列基板所占用的空间,因此实现窄弧形边框设计。附图说明图1所示为本专利技术一实施例提供的一种阵列基板的结构示意图。图2所示为本专利技术一实施例提供的一种阵列基板的放大示意图A。图3所示为本专利技术一实施例提供的一种功能单元的结构示意图。图4所示为本专利技术另一实施例提供的一种功能单元的结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。图1所示为本专利技术一实施例提供的一种阵列基板的结构示意图。图2所示为本专利技术一实施例提供的一种阵列基板的放大示意图A。如图1和图2所示,该阵列基板包括:显示区1和边框区2,显示区1具有弧形拐角,边框区2设置在显示1区外,在边框区2内设置有与显示区1电连接的多个功能单元,该多个功能单元沿第一方向01分布,其中第一方向01为显示区1的延伸方向。任一个功能电路单元3包括多个晶体管组和设置在多个晶体管组之间的信号组,其中多个晶体管组在同一层,且多个晶体管组沿第二方向02分布,第二方向02为与第一方向01垂直的方向。信号线组中的信号线与对应的晶体管组电连接,信号线的功能是为对应的晶体管组提供相应的信号。本方案通过将现有技术中的多个晶体管组沿第一方向01分布调整为沿与第一方向01垂直的第二方向02分布,减小了功能电路单元3在水平方向上占据的空间,常规弧形显示装置的台阶处包含重复的多个功能电路单元3,多个功能电路单元3将节省的空间综合起来,可大大减小阵列基板所占用的空间,因此实现窄弧形边框设计。在一个实施例中,功能电路单元3为测试电路。本专利技术一实施例中,晶体管组的数量与显示区1内子像素的颜色的数量相同。一个晶体管组驱动一种颜色的子像素。优选地,显示区1内具有红、绿、蓝三种颜色的子像素,晶体管组包括第一晶体管组03、第二晶体管组04和第三晶体管组,其中,第一晶体管组03可为驱动红色子像素的本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括:具有弧形拐角的显示区(1)和处于所述显示区(1)之外的边框区(2),在所述边框区(2)内设置有与所述显示区(1)电连接的多个功能电路单元(3),所述多个功能电路单元(3)沿作为显示区(1)的延伸方向的第一方向(01)分布,任一个功能电路单元(3)包括:同层且沿与第一方向(01)垂直的第二方向(02)分布的多个晶体管组和设置在晶体管组之间的信号线组,所述信号线组中的信号线与对应的晶体管组电连接。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:具有弧形拐角的显示区(1)和处于所述显示区(1)之外的边框区(2),在所述边框区(2)内设置有与所述显示区(1)电连接的多个功能电路单元(3),所述多个功能电路单元(3)沿作为显示区(1)的延伸方向的第一方向(01)分布,任一个功能电路单元(3)包括:同层且沿与第一方向(01)垂直的第二方向(02)分布的多个晶体管组和设置在晶体管组之间的信号线组,所述信号线组中的信号线与对应的晶体管组电连接。2.根据权利要求1所述的一种阵列基板,其特征在于,所述晶体管组的数量与所述显示区(1)内子像素的颜色的数量相同。3.根据权利要求2所述的一种阵列基板,其特征在于,所述显示区(1)内具有红、绿、蓝三种颜色的子像素,所述晶体管组具有适配于红色子像素的第一晶体管组(03),适配于蓝色子像素的第二晶体管组(04)和适配于绿色子像素的第三晶体管组(05),在所述第一晶体管组(03)、第二晶体管组(04)和第三晶体管组(05)之间的间隙中布设有所述信号线组。4.根据权利要求3所述的一种阵列基板,其特征在于,沿所述第二方向(02),所述第三晶体管组(05)靠近所述显示区(1),所述第二晶体管组(04)远离所述显示区(1),所述第一晶体管组(03)处于所述第二晶体管组(04)和第三晶体管组(05)之间,所述信号线组包括处于第一晶体管组(03)和第二晶体管组(04)之间的第一信号线组(06),处于第一晶体管组(03)和第三晶体管组(05)之间的第三信号线组(08),和处于所述第一晶体管组(03)的远离所述第三晶体管组(05)的一侧的第二信号线组(07)。5.根据权利要求4所述的一种阵列基板,其特征在于,所述第一晶体管组(03)包括并联的第一晶体管(011)和第二晶体管(012),所述第一晶体管(011)和第二晶体管(012)沿所述第二方向(02)分布,所述第一信号线组(06)包括第一红色数据线(061)和第二开关信号线(063),所述第三信号线组(08)包括第二红色数据线(081),所述第一红色数据线(061)与所述第一晶体管(011)的沟道层电连接,所述第二红色数据线(081)与所述第二晶体管(012)的沟道层电连接,所述第二开关信号线(063)通过第二栅极信号数据线与所述第一晶体管(011)和第二晶体管(012)的栅极电连接,所述阵列基板还包括第一漏极走线(09),其与所述第一晶体管(011)的沟道层和所述第二晶体管(012)的沟道层电连接。6.根据权利要求5所述的一种阵列基板,其特征在于,所述第一晶体管组(03)还包括:并联的第三晶体管(013)和第四晶体管(014)...

【专利技术属性】
技术研发人员:王刚张露李威龙韩珍珍胡思明
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1