一种链路建立方法和装置制造方法及图纸

技术编号:20947373 阅读:25 留言:0更新日期:2019-04-24 03:37
本发明专利技术公开了一种链路建立方法,监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对端交换芯片的链路有效状态信息;根据所述链路有效状态信息,按照第一预设规则对本端接收侧进行判决反馈均衡器(DFE)复位,完成与所述接入的交换芯片的链路初始化。本发明专利技术还公开了一种链路建立的装置、存储介质和信息处理装置。

A Link Establishment Method and Device

The invention discloses a link establishment method, which monitors the access status of the end-to-end switching chip, detects the access status of the end-to-end switching chip, waits for the first preset time to obtain the link effective state information of the end-to-end switching chip, and resets the end-to-end receiving side of the decision feedback equalizer (DFE) according to the link effective state information according to the first preset rule. Link initialization for the switching chip connected thereto. The invention also discloses a device for link establishment, a storage medium and an information processing device.

【技术实现步骤摘要】
一种链路建立方法和装置
本专利技术涉及分组数据交换技术,尤其涉及一种链路建立方法和装置。
技术介绍
交换系统是由交换接入装置和交换网络组成,交换接入装置包括源端交换接入装置和目的交换接入装置,其中,源端交换接入装置中设置有源端交换接入芯片,目的交换接入装置中设置有目的交换接入芯片;交换网主要由各个交换网芯片所在交换单元相互连接组成。如图1所示的交换系统,由源端交换接入装置11、目的交换接入装置12及交换单元13组成,两者之间通过链路14相连。串行器/解串行器(Serdes,Serializer/Deserializer)是一种主流的时分多路复用、点对点的通信技术;其中,串行器也称为Serdes的发送侧,解串行器也称为Serdes的接收侧;Serdes通过预加重和均衡技术实现高速长距离传输。第三代交换网芯片和交换接入芯片通过Serdes进行通信,上电后交换网芯片和交换接入芯片Serdes的交互初始化是靠上层软件通过主控中央处理器(CPU)来完成的;如图2所示,交换系统包括一个交换接入芯片21,一个交换网芯片22,两者之间通过Serdes相连,上电后交换网芯片22和交换接入芯片21之间Serdes的交互初始化流程包括:步骤a:lane_A向对端连接的Serdes链路lane_B发送信息,告知链路lane_A的发送侧开始初始化配置;同样,lane_B也会向对端的lane_A发送信息,告知链路lane_B的发送侧开始初始化配置;步骤b:等待lane_A的发送侧初始化结束,告知lane_B的接收侧,可以开始初始化配置;同样,等待lane_B的发送侧初始化结束,也会告知lane_A的接收侧,可以开始初始化配置;步骤c:等待lane_A和lane_B的接收侧初始化结束,则表示Serdes交互初始化结束。上述流程通过上层软件实现时,初始化流程没有最优化,且较为复杂,可靠性不高。因此,如何能精简Serdes初始化流程,并确保系统的初始化更具可靠性,提高系统稳定性,是亟待解决的问题。
技术实现思路
有鉴于此,本专利技术实施例期望提供一种链路建立方法和装置,能精简Serdes初始化流程,并确保系统的初始化更具可靠性,提高系统稳定性。为达到上述目的,本专利技术的技术方案是这样实现的:本专利技术实施例提供一种链路建立方法,所述方法包括:监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对端交换芯片的链路有效状态信息;根据所述链路有效状态信息,按照第一预设规则对本端接收侧进行判决反馈均衡器DFE复位,完成与所述接入的交换芯片的链路初始化。上述方案中,所述按照第一预设规则对本端接收侧进行DFE复位,包括:所述链路有效状态信息表征的所述链路有效状态首次出现有效时,对所述本端接收侧进行DFE复位;所述链路有效状态信息表征的所述链路有效状态为无效或出现跳变时,对所述本端接收侧进行DFE复位。上述方案中,在按照第一预设规则对本端接收侧进行DFE复位之后,所述方法还包括:等待第二预设时间后,再进行所述链路的后续处理。上述方案中,所述完成链路初始化之后,所述方法还包括:每间隔第三预设时间,获取对端交换芯片链路有效状态信息,并按照第一预设规则对本端接收侧进行DFE复位。上述方案中,所述方法还包括:如果预设检测次数内检测不到所述链路有效状态信息为有效,则复位所述链路。上述方案中,所述交换芯片包括:交换接入芯片、和/或交换网芯片;所述链路有效状态信息包括:所述交换接入芯片、和/或交换网芯片发送的链路有效状态LV信号。上述方案中,在检测到所述对端交换芯片接入后,所述方法还包括:根据接入的对端交换芯片类型确定所述第一预设时间;接入的对端交换芯片为交换网芯片时,设置所述第一预设时间不小于30秒;接入的对端交换芯片为交换接入芯片时,设置所述第一预设时间不小于60秒。本专利技术实施例还提供一种链路建立装置,所述装置包括:读取模块和复位模块;其中,所述读取模块,用于监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对端交换芯片的链路有效状态信息;所述复位模块,用于根据所述链路有效状态信息,按照第一预设规则对本端接收侧进行DFE复位,完成与所述接入的交换芯片的链路初始化。上述方案中,所述复位模块,具体用于:所述链路有效状态信息表征的所述链路有效状态首次出现有效时,对所述本端接收侧进行DFE复位;所述链路有效状态信息表征的所述链路有效状态为无效或出现跳变时,对所述本端接收侧进行DFE复位。上述方案中,所述复位模块,还用于:等待第二预设时间后,再进行所述链路的后续处理。上述方案中,所述读取模块,还用于:在所述完成链路初始化之后,每间隔第三预设时间,获取对端交换芯片链路有效状态信息;所述复位模块根据间隔第三预设时间获取的对端交换芯片链路有效状态信息,按照第一预设规则对本端接收侧进行DFE复位。上述方案中,所述复位模块,还用于:如果预设检测次数内检测不到所述链路有效状态信息为有效,则复位所述链路。上述方案中,所述交换芯片包括:交换接入芯片、和/或交换网芯片;所述链路有效状态信息包括:所述交换接入芯片、和/或交换网芯片发送的链路有效状态LV信号。上述方案中,所述读取模块,还用于根据接入的对端交换芯片类型确定所述第一预设时间;接入的对端交换芯片为交换网芯片时,设置所述第一预设时间不小于30秒;接入的对端交换芯片为交换接入芯片时,设置所述第一预设时间不小于60秒。本专利技术实施例还提供一种存储介质,其上存储由可执行程序,所述可执行程序被处理器执行时实现上述任意一种所述链路建立方法的步骤。本专利技术实施例还提供一种信息处理装置,包括处理器、存储器及存储在存储器上并能够有所述处理器运行的可执行程序,所述处理器运行所述可执行程序时执行上述任意一种所述链路建立方法的步骤。本专利技术实施例所提供的链路建立方法和装置;监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对端交换芯片的链路有效状态信息;根据所述链路有效状态信息,按照第一预设规则对本端接收侧进行判决反馈均衡器(DFE,DecisionFeedbackEqualization)复位,完成与所述接入的交换芯片的链路初始化。如此,通过链路有效状态信息判断接入的交换芯片的状态,进一步对链路进行自适应处理,能简化初始化流程,从而确保系统的初始化更具可靠性,提高系统稳定性。附图说明图1为现有交换系统组成结构示意图;图2为现有交换系统初始化交互示意图;图3为本专利技术实施例链路建立方法的流程示意图;图4为本专利技术实施例DFE复位流程示意图;图5为本专利技术实施例根据第一预设规则进行DFE复位的流程示意图;图6为本专利技术实施例交换系统进行链路建立的流程示意图;图7为本专利技术实施例链路建立装置组成结构示意图。具体实施方式本专利技术实施例中,监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对端交换芯片的链路有效状态信息;根据所述链路有效状态信息,按照第一预设规则对本端接收侧进行DFE复位,完成与所述接入的交换芯片的链路初始化。下面结合实施例对本专利技术再作进一步详细的说明。本专利技术实施例提供的链路建立方法,如图3所示,所述方法包括:步骤301:监测本文档来自技高网
...

【技术保护点】
1.一种链路建立方法,其特征在于,所述方法包括:监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对端交换芯片的链路有效状态信息;根据所述链路有效状态信息,按照第一预设规则对本端接收侧进行判决反馈均衡器DFE复位,完成与所述接入的交换芯片的链路初始化。

【技术特征摘要】
1.一种链路建立方法,其特征在于,所述方法包括:监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对端交换芯片的链路有效状态信息;根据所述链路有效状态信息,按照第一预设规则对本端接收侧进行判决反馈均衡器DFE复位,完成与所述接入的交换芯片的链路初始化。2.根据权利要求1所述的方法,其特征在于,所述按照第一预设规则对本端接收侧进行DFE复位,包括:所述链路有效状态信息表征的所述链路有效状态首次出现有效时,对所述本端接收侧进行DFE复位;所述链路有效状态信息表征的所述链路有效状态为无效或出现跳变时,对所述本端接收侧进行DFE复位。3.根据权利要求1所述的方法,其特征在于,在按照第一预设规则对本端接收侧进行DFE复位之后,所述方法还包括:等待第二预设时间后,再进行所述链路的后续处理。4.根据权利要求1所述的方法,其特征在于,所述完成链路初始化之后,所述方法还包括:每间隔第三预设时间,获取对端交换芯片链路有效状态信息,并按照第一预设规则对本端接收侧进行DFE复位。5.根据权利要求4所述的方法,其特征在于,所述方法还包括:如果预设检测次数内检测不到所述链路有效状态信息为有效,则复位所述链路。6.根据权利要求1至5任一项所述的方法,其特征在于,所述交换芯片包括:交换接入芯片、和/或交换网芯片;所述链路有效状态信息包括:所述交换接入芯片、和/或交换网芯片发送的链路有效状态LV信号。7.根据权利要求6所述的方法,其特征在于,在检测到所述对端交换芯片接入后,所述方法还包括:根据接入的对端交换芯片类型确定所述第一预设时间;接入的对端交换芯片为交换网芯片时,设置所述第一预设时间不小于30秒;接入的对端交换芯片为交换接入芯片时,设置所述第一预设时间不小于60秒。8.一种链路建立装置,其特征在于,所述装置包括:读取模块和复位模块;其中,所述读取模块,用于监测对端交换芯片的接入状态,检测到所述对端交换芯片接入后,等待第一预设时间后,获取所述对...

【专利技术属性】
技术研发人员:汪振国
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1