用于响应显示数据而驱动显示面板的装置和方法制造方法及图纸

技术编号:17839318 阅读:31 留言:0更新日期:2018-05-03 20:23
一种用于驱动水平线的系统和方法,包括:检测对应于一个或多个水平线的显示数据中的差错,并且在第一水平线的第一显示数据被确定为包含数据差错时生成第一水平线的第二显示数据,其中第二显示数据基于多个水平线的第二水平线的第一显示数据。

【技术实现步骤摘要】
用于响应显示数据而驱动显示面板的装置和方法交叉引用本申请要求2016年10月21日提交的日本专利申请No.2016-206881的优先权,通过引用将其公开结合到本文中。
本公开涉及显示驱动器、显示设备和驱动显示面板的方法。
技术介绍
在当前许多实施方案中,与将要在显示面板上显示的图像对应的显示数据被传送给显示驱动器,其驱动显示面板(例如液晶显示面板和OLED(有机发光二极管显示器)面板)。显示数据指定每个像素的灰度级水平,以及响应显示数据而驱动显示面板的各像素的像素电路。在噪声被施加到用于传送显示数据的信号线时,在向显示驱动器发送显示数据时可能会发生显示数据的丢失。例如,图1是时序图,示出当利用基于MIPIDSI的串行接口,在显示设备中的通道#i上发送显示数据时的操作。当噪声出现于通道#i时,显示驱动器无法接收显示数据的数据分组,并且显示数据的丢失在显示驱动器中发生。具体来说,当持续出现高压噪声时,与一系列像素对应的显示数据丢失,并且在显示图像中引起显示伪像。图2示出持续出现高压噪声并且引起显示数据丢失时显示屏幕的一示例。显示图像伪像不是合乎需要的,并且因此存在技术上的需要来抑制因显示数据的接收失败而带来的显示图像的显示伪像。
技术实现思路
在一个实施例中,驱动显示面板的显示驱动器包括:检错电路,配置成对显示面板的每个水平线的第一显示数据执行检错;以及显示数据传递电路,配置成接收所述第一显示数据和输出第二数据。在一个实施例中,当检错电路在第一水平线的第一显示数据中检测到数据差错时,显示数据传递电路配置为输出第一水平线的第二显示数据,其中,所述第二显示数据基于不同于第一水平线的水平线的第一显示数据。在另一实施例中,显示设备包括:显示面板;以及显示驱动器,配置成驱动所述显示面板。所述显示驱动器可包括:检错电路,配置成对每个水平线的第一显示数据执行检错;显示数据传递电路,配置成接收所述第一显示数据和输出第二数据。第二显示数据可用于第一水平线并且基于不同于第一水平线的水平线的第一显示数据而被输出。此外,当检错电路在第一水平线上的第一显示数据中检测到数据差错时,可输出第二显示数据。在另一实施例中,驱动面板的方法包括:对每个水平线的第一显示数据执行检错;根据检错的结果输出第二显示数据;以及基于第二显示数据驱动显示面板。输出第二显示数据包括:当检错电路在第一水平线上的第一显示数据中检测到数据差错时,基于不同于第一水平线的水平线的第一显示数据输出第一水平线的第二显示数据。附图说明图1是时序图,示出当显示数据在使用基于MIPIDSI的串行接口的显示系统中的通道#i上传送时的操作示例。图2示出显示数据的传输失败时的显示屏幕的一示例。图3是示出根据一个或多个实施例的显示设备的配置的示意框图。图4是示出根据一个或多个实施例的显示驱动器IC的配置的框图。图5示出根据一个或多个实施例的从主机到显示驱动器IC的通信的情况下的数据流的格式。图6示出根据一个或多个实施例的当传送显示数据时的分组的格式。图7是示出根据一个或多个实施例的从系统接口电路向源驱动器电路传递显示数据的电路组的配置的框图。图8示出根据一个或多个实施例的读地址计算电路的配置的一示例。图9是示出根据一个或多个实施例的显示数据传递操作的一示例的框图。图10是示出根据一个或多个实施例的显示数据传递电路的配置的框图。图11是示出根据一个或多个实施例的显示数据传递电路的配置的框图。具体实施方式下面将参照附图来描述实施例。在以下描述中,相同或对应组件通过相同或对应参考标号来表示。图3是示意示出一实施例中的显示设备10的配置的框图。显示设备10包括显示面板1和显示驱动器IC2。显示设备10配置成从主机3接收显示数据和控制数据,并且按照所接收的显示数据和控制数据在显示面板1上显示图像。例如,作为显示面板1,能够使用液晶显示面板和OLED显示面板。显示面板1包括显示区4和栅驱动器电路5。多个栅线6、多个源线7和多个像素8设置在显示区4中。像素8按照矩阵来设置。每个像素8设置在对应栅线6和对应源线7相交的位置,并且具有像素电路。在一个实施例中,当显示面板1是液晶显示面板时,像素电路可包含选择晶体管、像素电极和像素电容。在另一实施例中,当显示面板1是OLED显示面板时,像素电路可包含选择晶体管、驱动晶体管、像素电容和有机二极管装置。在以下描述中,与一个相同栅线6所连接的像素8被称作“水平线”。也就是说,像素8设置在显示面板1上,以配置多个水平线。栅驱动器电路5被配置为响应从显示驱动器IC2所接收的控制信号而驱动栅线6。在一个实施例中,一对栅驱动器电路5设置在显示区4的两侧。栅驱动器电路5通过使用CoG(玻璃上电路)技术来集成在显示面板1上。显示驱动器IC2按照从主机3所接收的显示数据和控制数据来驱动显示面板1的源线7。此外,显示驱动器IC2通过向栅驱动器电路5提供栅控制信号来控制栅驱动器电路5。图4是示出根据一个或多个实施例的显示驱动器IC2的配置的框图。在一个实施例中,显示驱动器IC2与主机3之间的通信通过基于MIPIDSI的串行接口来执行。更具体来说,在一个或多个实施例中,显示驱动器IC2和主机3通过时钟通道和四个数据通道来连接。通道#0-#3。时钟通道可用来从主机3向显示驱动器IC2提供差分时钟信号,以及通道#0-#3用来从主机3向显示驱动器IC2传送差分数据信号。注意,待使用通道的数量可以是可选地,并且可根据显示面板1的分辨率来增加。图5是示出本实施例中从主机3到显示驱动器IC2的通信中的数据流的格式的简图。每个帧周期(垂直同步周期)包括VSA线(垂直同步活动线)、VBP线(垂直后沿线)、VACT线(视频活动线)和VFP线(垂直前沿线)。Vsync分组(即,垂直同步分组)在开始每个帧周期时从主机3传送给显示驱动器IC2,以及Hsync分组(即,水平同步分组)在开始各水平同步周期时从主机3传送给显示驱动器IC2。图5中,垂直同步分组通过符号“VS”示出,水平同步分组通过符号“HS”示出。另外,图5中,符号“BLLP”示出消隐或低功率间隔。在VACT线的各水平同步周期中,显示数据(RGB数据)从主机3传送给显示驱动器IC2。图6是示出传送显示数据的分组的格式的简图。在本实施例中,显示数据通过使用MIPIDSI突发模式来传送。因此,传送显示数据的数据分组具有长分组格式。在各实施例中,传送显示数据的数据分组(长分组)包含SoT(传输开始)、32位的分组报头、有效载荷和16位的分组页脚以及EoT(传输结束)。注意,图6中,LPS示出“低功率状态”。分组报头可包含数据ID,其指示分组种类、字计数(WC)和纠错码(ECC)。数据ID指示分组中包含的数据的种类。字计数指示分组中包含的分组数据的数量。ECC用来执行分组报头的检错和校正。有效载荷包含字计数所指示数量的分组数据。显示数据作为分组数据存储在有效载荷中。分组页脚包含检错码,其用于有效载荷中包含的分组数据的检错。MIPI-DSI标准规定校验和用作这个检错码。如稍后所述,分组页脚中包含的检错码(校验和)用于各水平线的显示数据的检错。回到图4,显示驱动器IC2包括接收器电路11、通道控制接口(IF)电路12、系统接口(IF)电路13、本文档来自技高网...
用于响应显示数据而驱动显示面板的装置和方法

【技术保护点】
一种显示驱动器,包括:检错电路,配置成对显示面板的多个水平线的每个水平线的第一显示数据执行检错;以及显示数据传递电路,配置成:接收所述第一显示数据;以及当在第一水平线的第一显示数据中检测到数据差错时,输出多个水平线的第一水平线的第二显示数据,其中,所述第二显示数据基于多个水平线的第二水平线的第一显示数据。

【技术特征摘要】
2016.10.21 JP 2016-2068811.一种显示驱动器,包括:检错电路,配置成对显示面板的多个水平线的每个水平线的第一显示数据执行检错;以及显示数据传递电路,配置成:接收所述第一显示数据;以及当在第一水平线的第一显示数据中检测到数据差错时,输出多个水平线的第一水平线的第二显示数据,其中,所述第二显示数据基于多个水平线的第二水平线的第一显示数据。2.如权利要求1所述的显示驱动器,还包括驱动电路,配置为根据所述第二显示数据驱动显示面板。3.如权利要求1所述的显示驱动器,其中,所述显示数据传递电路还配置成仅在第一水平线的第一显示数据被确定为无数据差错时输出第一水平线的第一显示数据。4.如权利要求1所述的显示驱动器,其中,所述显示数据传递电路还配置成当在第一水平线的第一显示数据中检测到数据差错时输出多个水平线的第三水平线的第一显示数据。5.如权利要求4所述的显示驱动器,其中,所述显示数据传递电路配置成当在第一水平线的第一显示数据中检测到数据差错并且第三水平线的第一显示数据被确定为无数据差错时输出第三水平线的第一显示数据,其中第三水平线是第一水平线的相邻水平线。6.如权利要求1所述的显示驱动器,其中,所述显示数据传递电路包括存储器,该存储器配置为:存储多个水平线的第一显示数据;以及基于存储器中存储的所述第一显示数据来输出第一水平线的第二显示数据。7.如权利要求6所述的显示驱动器,其中,所述检错电路还被配置为输出显示检错的结果的差错数据,以及其中所述显示数据传递电路包括:差错数据保存寄存器,配置成存储所述多个水平线的每个的差错数据,其中所述第一显示数据存储在所述存储器中;显示地址生成器,配置成与所述驱动电路驱动所述显示面板同步地生成显示地址;以及读地址计算电路,配置为基于存储在所述差错数据保存寄存器中的差错数据和显示地址来生成对所述存储器的读地址,并且其中所述存储器配置为将从所述读地址读取的第一显示数据作为第二显示数据来输出。8.如权利要求7所述的显示驱动器,其中,所述差错数据保存寄存器接收显示地址的高位,并且向读地址计算电路提供选择差错数据,该选择差错数据基于来自差错数据的高位而被选择,以及其中所述读地址计算电路配置为响应所述选择差错数据而生成所述读地址。9.如权利要求1所述的显示驱动器,进一步包括接口,该接口配置为接收来自显示驱动器外部的外部装置的第一显示数据。10.一种显示设备,包括:显示面板;以及显示驱动器,配置成驱动所述显示面板,所述显示驱动器包括:检错电路,配置成对多个水平线的每个水平线的第一显示数据执行检错;以及显示数据传递电路,配置成:接收来自接口的所述第一显示...

【专利技术属性】
技术研发人员:黑岩刚史
申请(专利权)人:辛纳普蒂克斯日本合同会社
类型:发明
国别省市:日本,JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1