适用于CMOS成像传感器的放大器制造技术

技术编号:15062252 阅读:142 留言:0更新日期:2017-04-06 11:30
本发明专利技术公开了列读出放大器和使用该方法的成像阵列。列读出放大器包括具有放大器信号输出的信号放大器、第一滤波电容器、具有缓冲放大器输入和缓冲放大器输出的缓冲放大器、和开关网络。在第一时间阶段,开关网络将放大器信号输出连接到缓冲放大器输入,并将缓冲放大器输出连接到第一滤波电容器,并且在第二时间阶段,开关网络将放大器信号输出直接连接到第一滤波电容器。时间阶段可以是固定的持续时间或通过缓冲放大器的输入与输出之间的电位差而确定。列读出放大器能够用在成像阵列中,来读出像素列。

【技术实现步骤摘要】
【国外来华专利技术】
技术介绍
被设计用于在低照度水平下进行操作的CMOS成像传感器需要很低的噪音读出电路。CMOS成像传感器通常由排列成多行多列的像素传感器的二维阵列构成。每个像素传感器包括一个光电二极管和一个读出电路,其能将在图像曝光期间通过光电二极管积累的电荷转换成电压,该电压通过读出放大器读出,所述读出放大器通常被列中的所有像素传感器共享。每行中的像素传感器通过使用列读出放大器并排读出。为了维持低噪音,光电荷向像素传感器中的读出电路的转移与读出该电荷之间的时间必须尽可能小,这是由于在这个阶段噪音会在像素传感器中积累。为了限制列读出放大器中的噪音,通常会使用低带宽放大器。放大器的带宽越低,放大器的读出噪音就越低。然而,降低读出放大器的带宽导致了读出当前连接到读出放大器的像素所需时间的增加,这是因为降低了带宽的放大器需要更长时间来稳定。因此,在读出时间与读出噪音之间就需要一个折中。因此,减少在列读出放大器中的噪音对于弱光传感器来说仍然是一种挑战。
技术实现思路
本专利技术包括一种列读出放大器和使用该列读出放大器的方法。列读出放大器包括具有放大器信号输出的信号放大器、第一滤波电容器、具有缓冲放大器输入和缓冲放大器输出的缓冲放大器、和开关网络。在第一时间阶段,该开关网络将放大器信号输出连接到缓冲放大器输入,并将缓冲放大器输出连接到第一滤波电容器,并且在第二时间阶段,该开关网络将放大器信号输出直接连接到第一滤波电容器。在本专利技术的一方面,当直接连接到第一滤波电容器时,信号放大器以第一时间常数对第一滤波电容器进行充电。第一时间阶段小于第一时间常数的五倍。在本专利技术的另一方面,当缓冲放大器输入和缓冲放大器输出相差小于预定的阈值时,列读出放大器从第一时间阶段转变到第二时间阶段。在本专利技术的另一方面,第一和第二时间阶段的持续时间是固定的。列读出放大器适于在成像阵列中使用,该成像阵列包括位线导体、多个像素传感器和本专利技术的列读出放大器,每个像素传感器响应于字选择信号而连接到该位线导体。附图说明图1示出了现有技术的读出放大器,该读出放大器连接到一列像素传感器中的一个像素传感器。图2示出了通过传统读出放大器读出图1所示的像素的计时图。图3为根据本专利技术的列读出放大器的示意图。图4为图3所示的各种信号的计时图。图5示出了本专利技术的一个实施例,该实施例使用更高增益的放大器来加速滤波电容器的充电。具体实施方式参考图1能够更加容易地理解本专利技术提供其优点的方式,图1示出了现有技术的读出放大器30,该读出放大器连接到一列像素传感器中的一个像素传感器。连接到位线27的特定像素传感器通过相应字线28上的信号来确定。像素传感器21通常包括光电二极管22,该光电二极管在图像曝光期间积累电荷。在图像曝光结束时,通过使用复位线上的信号关闭栅极24而使浮动扩散节点23复位至Vr。在复位操作之后,浮动扩散节点23上的电压通过源跟随器26和列读出放大器30来检测,并且存储在列读出放大器30中的电容器C31的采样保持电路中上。在该电压检测之后,响应于Tx上的信号,栅极25被置于导通状态。浮动扩散节点23上的正电位导致光电二极管22上的全部电荷转移到浮动扩散节点23。转移的电荷导致浮动扩散节点23的电位相对于复位电位降低。然后,浮动扩散节点23上的电位被列读出放大器30检测并存储在电容器32上的采样保持电路中。然后利用电容器31和32的电压差来确定在曝光期间由光电二极管22产生的电荷。现在参考图2,图2是通过传统读出放大器读出图1所示的像素的计时图。列读出放大器30通常包括从Cin和反馈电容器Cf构建的电容跨阻放大器35。在检测位线27上的电压之前,通过关闭开关34将电容跨阻放大器35的输入和输出短路。电容跨阻放大器35的增益是电容器Cin和Cf的电容的比率,其通常大约为30。电容器37设置电容跨阻放大器35的带宽。增加电容器37就减小了电压测量中的噪音,这是因为电容器37设置低通滤波器的时间常数。然而,电容跨阻放大器35的输出稳定的时间也由电容器37来确定,这是因为电容跨阻放大器35必须对电容器37充电。这个慢慢增加的时间限制了像素能够被读出的速度。本专利技术通过在滤波电容器的充电周期的早期部分期间提供更高的电容器充电电流,从而在使用大滤波电容器时减少列放大器的读出时间。一旦电容器上的电位接近其最终值,额外的充电电流被移除并且允许列读出放大器完成充电操作。由于当额外的放大被移除时,滤波电容器上的电位接近其最终值,因此,稳定为其最终值的时间减少,并且因此,可以不用增加读出时间而使用更大的电容器。现在参考图3和图4。图3为根据本专利技术的列读出放大器50的示意图,图4为图3所示的各种信号的计时图。为了简化下面的讨论,与图2所示的用于列读出放大器30的那些部件执行相似功能的列读出放大器50的部件使用相同的附图标记并且不再讨论。在列读出放大器50中,电容器C52执行图1中的滤波电容器37的功能;然而,电容器C52的电容比电容器37的电容大几倍。使用列读出放大器50的读出操作可以在两个阶段观察到。在第一阶段,待检测的电压被传送到Cin,并且由S3操作的开关被关闭。为了简化附图,省略了产生S3信号的控制器以及其与各个开关的连接。结果,电容跨阻放大器35的输出Vout1被路由到对电容器C52充电的缓冲放大器51。缓冲放大器51具有的增益为1,因此,电容器C52上的电压跟随Vout1。然而,由于高电流增益,Vout2的噪音水平远高于Vout1的噪音水平。还应该注意的是,Vout1在列读出放大器50中达到平衡的时间显著减小,因为电容器C54比列读出放大器30中的电容器37更小。在第一阶段末尾,C52上的电压Vout2将会接近Vout1。来自缓冲放大器51的增加的噪音以及缓冲放大器的增益相对于值为1的理想增益的任何小差别将会导致电压差。通常,缓冲放大器51的增益被设置为基本等于1。增益能够与1产生的差别的量取决于电容器C52上电位的可接受错配程度。任何错配都会导致在S3打开之后增加的电容器C52达到Vout1所需的时间。达到平衡所需的额外时间量通常取决于具体应用。如果平衡时间小于缺少缓冲放大器51时所需要的时间,那么将获得对现有技术的改进。在第二阶段,由S3操作的开关被打开,并且缓冲放大器51...
<a href="http://www.xjishu.com/zhuanli/61/201480061257.html" title="适用于CMOS成像传感器的放大器原文来自X技术">适用于CMOS成像传感器的放大器</a>

【技术保护点】
一种装置,其包括:信号放大器,其具有放大器信号输出;第一滤波电容器;缓冲放大器,其具有缓冲放大器输入和缓冲放大器输出;开关网络;其中在第一时间阶段,所述开关网络将所述放大器信号输出连接到所述缓冲放大器输入,并将所述缓冲放大器输出连接到所述第一滤波电容器,在第二时间阶段,所述开关网络将所述放大器信号输出直接连接到所述第一滤波电容器。

【技术特征摘要】
【国外来华专利技术】2013.09.13 US 14/026,8551.一种装置,其包括:
信号放大器,其具有放大器信号输出;
第一滤波电容器;
缓冲放大器,其具有缓冲放大器输入和缓冲放大器输出;
开关网络;
其中在第一时间阶段,所述开关网络将所述放大器信号输出
连接到所述缓冲放大器输入,并将所述缓冲放大器输出连接到所
述第一滤波电容器,在第二时间阶段,所述开关网络将所述放大
器信号输出直接连接到所述第一滤波电容器。
2.如权利要求1所述的装置,其中当被直接连接到所述第一
滤波电容器时,所述信号放大器以第一时间常数对所述第一滤波
电容器进行充电,并且其中,所述第一时间阶段小于所述第一时
间常数的五倍。
3.如权利要求1所述的装置,其中所述缓冲放大器具有基本
等于1的增益。
4.如权利要求1所述的装置,其中所述装置还包括控制器,
该控制器检测所述缓冲放大器输入与缓冲放大器输出之间的差,
当所述差小于预定的阈值时,所述控制器使所述装置从所述第一
时间阶段转换到所述第二时间阶段。
5.如权利要求1所述的装置,其中所述第一时间阶段和所述
第二时间阶段是固定的。
6.如权利要求1所述的装置,其中在所述第二时间阶段期间,
所述缓冲放大器输出与所述第一滤波电容器断开连接。
7.如权利要求1所述的装置,其中所述信号放大器包括电容

\t跨阻放大器,该电容跨阻放大器的增益大于1。
8.如权利要求1所述的装置,其中所述第一滤波电容器的特
点为第一滤波电容器的电容,并且所述信号放大器包括第二滤波
电容器,其特点为第二滤波电容器的电容,所述第二滤波电容器
被连接到所述放大器信号输出,所述第二滤波电容器的电容小于
所述第一滤波电容器的电容的五倍。
9....

【专利技术属性】
技术研发人员:B·福勒H·T·杜X·刘
申请(专利权)人:BAE系统成像解决方案有限公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1