一种双屏同步输出接口模块制造技术

技术编号:11926550 阅读:58 留言:0更新日期:2015-08-21 17:44
本实用新型专利技术公开了一种双屏同步输出接口模块,其由印刷电路板及安装在该印刷电路板上的电子线路组成,电子线路包括一片LVDS/TTL转换集成电路U2、两片TTL/LVDS转换集成电路U1和U3、与集成电路U2连接的接口/插座J2、与集成电路U1连接的接口/插座J1、与集成电路U3连接的接口/插座J3、分别与上述电路器件连接向其供电的电源供电电路。该双屏同步输出接口模块电路简单且能双屏同时显示,实现同一个信号接收器、同一个电源,可双屏同步显示同一图像或视频,有助于降低成本。

【技术实现步骤摘要】

本技术涉及了一种双屏同步输出接口模块
技术介绍
随着电子技术的迅速发展,各种显示设备的使用越来越普及。由于目前的显示设备中,需要实现多屏同时显示时,需多路LVDS信号转换电路采用多个信号处理芯片及多个电源来实现,电路设计复杂且成本较高,有待于改进和发展现有技术。
技术实现思路
为了解决上述现有技术的不足,本技术提供了一种电路简单,且能双屏同时显示的双屏同步输出接口模块,其实现同一个信号接收器、同一个电源,可双屏同步显示同一图像或视频,有助于降低成本。本技术所要解决的技术问题通过以下技术方案予以实现:一种双屏同步输出接口模块,其由印刷电路板及安装在该印刷电路板上的电子线路组成,电子线路包括一片LVDS/TTL转换集成电路U2、两片TTL/LVDS转换集成电路Ul和U3、与集成电路U2连接的接口 /插座J2、与集成电路Ul连接的接口 /插座Jl、与集成电路U3连接的接口 /插座J3、分别与上述电路器件连接向其供电的电源供电电路。进一步地,所述集成电路U2为SN65LVDS86AQ型。进一步地,所述集成电路Ul和U3均为SN75LVDS84A型。进一步地,集成电路U2具有D0~D20端,作为数据总线;集成电路U2的Α0Μ、Α0Ρ端分别经电容C1、C2与接口 /插座J2的Α0Μ、Α0Ρ端连接,集成电路U2的Α0Μ、Α0Ρ端之间并联有电阻R4 ;集成电路U2的A1M、A1P端分别经电容C3、C4与接口 /插座J2的A1M、A1P端连接,集成电路U2的AIM、AlP端之间并联有电阻R5 ;集成电路U2的A2M、A2P端分别经电容C5、C6与接口 /插座J2的A2M、A2P端连接,集成电路U2的A2M、A2P端之间并联有电阻R6 ;集成电路U2的CLKINM、CLKINP端分别经电容C7、C8与接口 /插座J2的CLKM、CLKN端连接,集成电路U2的CLKINM、CLKINP端之间并联有电阻R7 ;集成电路U2的SHTDN端连接电阻R12,电阻R12另一端接地;集成电路U2的VCC1、VCC2、LVDSVCC、PLLVCC端分别与电源供电电路的输出端VCC连接,LVDSVCC, PLLVCC端还分别经电容C9、ClO接地;集成电路U2的VCC3端通过电容C11、并联的电容C14和电容C15与电源供电电路的输出端VCC连接;集成电路U2的VCC4端通过电容Cl 1、并联的电容C12和电容C13与电源供电电路的输出端VCC连接;集成电路U2的PLLGND1、PLLGND2端均经电感L7接地;集成电路U2的LVDSND3端经电感L6接地。进一步地,集成电路Ul具有D0~D20端,其作为数据总线;集成电路Ul的CLKOUTM、CLKOUTP端分别经电容C18、C19与接口 /插座Jl的CLKAM、CLKAP端连接,CLKOUTM端至CLKAM端的走线与CLKOUTP端至CLKAP端的走线之间设置有共模电感LlO ;集成电路Ul的YOM、YOP端分别经电容C20、C21与接口 /插座Jl的YAOM、YAOP端连接,YOM端至YAOM端的走线与YOP端至YAOP端的走线之间设置有共模电感Lll ;集成电路Ul的Y1M、YlP端分别经电容C22、C23与接口 /插座Jl的YA1M、YAlP端连接,YlM端至YAlM端的走线与YlP端至YAlP端的走线之间设置有共模电感L12 ;集成电路Ul的Y2M、Y2P端分别经电容C24、C25与接口 /插座Jl的YA2M、YA2P端连接,Y2M端至YA2M端的走线与Y2P端至YA2P端的走线之间设置有共模电感L13 ;集成电路Ul的SHTDN端经电阻Rll与电源供电电路的输出端VCC连接;集成电路Ul的VCC1、VCC2端均与电源供电电路的输出端VCC连接,集成电路Ul的VCCl端与电源供电电路的输出端VCC之间连接有电容C26和电容C29,集成电路Ul的VCC2端与电源供电电路的输出端VCC之间连接有电容C27和电容C29 ;集成电路Ul的VCC3与NCl端通过电容C28和电阻RlO连接,电阻RlO并联连接电阻R9 ;集成电路Ul的LVDSVCC、PLLVCC端之间短路连接,其中,LVDSVCC端的另一端经电容C30接地,PLLVCC端的另一端经电容C31接地;集成电路Ul的PLLGND1、PLLGND2端均经电感L8接地;集成电路Ul的LVDSND3端经电感L9接地。进一步地,集成电路U3具有D0~D20端,其作为数据总线;集成电路U3的CLKOUTM、CLKOUTP端分别经电容C32、C33与接口 /插座J3的CLKBM、CLKBP端连接,CLKOUTM端至CLKBM端的走线与CLKOUTP端至CLKBP端的走线之间设置有共模电感L14 ;集成电路U3的YOM、YOP端分别经电容C34、C35与接口 /插座J3的YBOM、YBOP端连接,YOM端至YBOM端的走线与YOP端至YBOP端的走线之间设置有共模电感L15 ;集成电路U3的Y1M、YlP端分别经电容C36、C37与接口 /插座J3的YB1M、YBlP端连接,YlM端至YBlM端的走线与YlP端至YBlP端的走线之间设置有共模电感L16 ;集成电路U3的Y2M、Y2P端分别经电容C38、C39与接口 /插座J3的YB2M、YB2P端连接,Y2M端至YB2M端的走线与Y2P端至YB2P端的走线之间设置有共模电感L17 ;集成电路U3的SHTDN端经电阻R3与电源供电电路的输出端VCC连接;集成电路U3的VCC1、VCC2端均与电源供电电路的输出端VCC连接,集成电路U3的VCCl端与电源供电电路的输出端VCC之间连接有电容C40和电容C41,集成电路U3的VCC2端与电源供电电路的输出端VCC之间连接有电容C42和电容C41 ;集成电路U3的VCC3与NC2端通过电容C43和电阻R2连接,电阻R2并联连接电阻R1,电阻Rl另一端均接地;集成电路U3的LVDSVCC、PLLVCC端之间短路连接,其中,LVDSVCC端的另一端经电容C44接地,PLLVCC端的另一端经电容C45接地;集成电路U3的PLLGND1、PLLGND2端均经电感L5接地;集成电路U3的LVDSND3端经电感L4接地。进一步地,集成电路Ul、U2的CLKIN端均与集成电路U2的CLKOUT端连接,CLKIN端与CLKOUT端之间连接有电容C16、电阻R8及电容C17,电容C16靠近集成电路U2的CLKOUT端,电阻R8介于电容C16、C17之间。进一步地,集成电路Ul与电源供电电路之间连接有电感L2和熔断丝Fl ;集成电路U3与电源供电电路之间连接有电感L3和熔断丝F2。进一步地,接口 /插座J1、J2、J3的VCC 3V3端均与电源供电电路的输出端VCC连接,其中,接口 /插座Jl的VCC 3V3端依次通过电容C46、C47与电源供电电路的输出端VCC连接,接口 /插座J2的VCC 3V3端依次通过电容C48、C49及电感LI与电源供电电路的输出端VCC连接,接口 /插座Jl的VCC 3V3端依次通过电容C50、C51与电源供电电路的输出端VCC连接。进一步地,电源供电电路为DC-DC变换集成电路。本技术具有如下本文档来自技高网...

【技术保护点】
一种双屏同步输出接口模块,其特征在于,其由印刷电路板及安装在该印刷电路板上的电子线路组成,电子线路包括一片LVDS/TTL转换集成电路U2、两片TTL/LVDS转换集成电路U1和U3、与集成电路U2连接的接口/插座J2、与集成电路U1连接的接口/插座J1、与集成电路U3连接的接口/插座J3、分别与上述电路器件连接向其供电的电源供电电路。

【技术特征摘要】

【专利技术属性】
技术研发人员:袁敏良王惟
申请(专利权)人:深圳市深信信息技术有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1