温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明公开了一种应用于单端逐次逼近型模数转换器的数字自校准方法,主DAC采用两段式结构,校准DAC为单个串联三段式(M+1)位电容阵列,采用“双寄存器”预判的方式实现校准码的回补,包括:校准DAC设计、获取误差码逻辑设计、获取校准码逻辑设计...该专利属于湘潭芯力特电子科技有限公司所有,仅供学习研究参考,未经过湘潭芯力特电子科技有限公司授权不得商用。
温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明公开了一种应用于单端逐次逼近型模数转换器的数字自校准方法,主DAC采用两段式结构,校准DAC为单个串联三段式(M+1)位电容阵列,采用“双寄存器”预判的方式实现校准码的回补,包括:校准DAC设计、获取误差码逻辑设计、获取校准码逻辑设计...