温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明公开了一种减少高速差分对之间串扰影响的设计方法,通过改变差分对中间DC耦合电容的摆放位置,使差分对走线在DC耦合电容前后走线极性反转,从而使远端串扰正负幅度噪声相互叠层,削弱差分总噪声能。通过理论分析及仿真验证,本发明一种可有效改进高...该专利属于浪潮电子信息产业股份有限公司所有,仅供学习研究参考,未经过浪潮电子信息产业股份有限公司授权不得商用。
温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明公开了一种减少高速差分对之间串扰影响的设计方法,通过改变差分对中间DC耦合电容的摆放位置,使差分对走线在DC耦合电容前后走线极性反转,从而使远端串扰正负幅度噪声相互叠层,削弱差分总噪声能。通过理论分析及仿真验证,本发明一种可有效改进高...