阵列基板行驱动电路制造技术

技术编号:9867206 阅读:70 留言:0更新日期:2014-04-03 03:38
本发明专利技术提供一种阵列基板行驱动电路,包括级联的多级阵列基板行驱动单元,其中,该阵列基板行驱动电路的第n级阵列基板行驱动单元具有第n-1级信号第一输入端(21)、第n-1级信号第二输入端(22)、第n+1级信号输入端(23)、时钟信号第一输入端(24)、第一低电平输入端(25)、第二低电平输入端(26)、第一输出端(27)及第二输出端(28);该第n级阵列基板行驱动单元还包括:上拉控制单元(42);上拉单元(44);第一下拉维持单元(46);第二下拉维持单元(47);下拉单元(48)。本发明专利技术阵列基板行驱动电路可解决现有阵列基板行驱动电路中引入两个低电平信号引起的阵列基板行驱动电路功能性不良和电路操作寿命不长的问题,提高显示画面的质量。

【技术实现步骤摘要】
【专利摘要】本专利技术提供一种阵列基板行驱动电路,包括级联的多级阵列基板行驱动单元,其中,该阵列基板行驱动电路的第n级阵列基板行驱动单元具有第n-1级信号第一输入端(21)、第n-1级信号第二输入端(22)、第n+1级信号输入端(23)、时钟信号第一输入端(24)、第一低电平输入端(25)、第二低电平输入端(26)、第一输出端(27)及第二输出端(28);该第n级阵列基板行驱动单元还包括:上拉控制单元(42);上拉单元(44);第一下拉维持单元(46);第二下拉维持单元(47);下拉单元(48)。本专利技术阵列基板行驱动电路可解决现有阵列基板行驱动电路中引入两个低电平信号引起的阵列基板行驱动电路功能性不良和电路操作寿命不长的问题,提高显示画面的质量。【专利说明】阵列基板行驱动电路
本专利技术涉及液晶显示领域,尤其涉及一种阵列基板行驱动电路。
技术介绍
液晶显示装置(LCD, Liquid Crystal Display)具有机身薄、省电、无福射等众多优点,得到了广泛的应用,并随着液晶显示装置产业的发展,其要求性能也越来越高,如高分辨率、高亮度、广视角、低功耗等性能,且其相应的技术也持续被开发出来。现有市场上的液晶显示装置大部分为背光型液晶显示装置,其包括液晶显示面板及背光模组(backlightmodule)。液晶显示面板的工作原理是在两片平行的玻璃基板当中放置液晶分子,通过利用驱动电路在两片玻璃基板上施加驱动电压来控制液晶分子改变方向,将背光模组的光线折射出来产生画面。近些年来液晶显示装置的发展呈现出高集成度、低成本的发展趋势。其中一项非常重要的技术就是阵列基板行驱动(Gate Driver On Array, GOA)技术量产化的实现。阵列基板行驱动技术就是利用现有的薄膜晶体管液晶显示器的前段阵列(Array)制程将栅极行扫描驱动信号电路制作在液晶显示面板的阵列基板上,实现对栅极逐行扫描的驱动技术。利用阵列基板行驱动技术将栅极行扫描驱动信号电路集成在液晶显示面板的阵列基板上,可以省掉栅极驱动集成电路部分,从而从材料成本和制作工艺两方面降低产品成本。这种利用阵列基板行驱动技术集成在阵列基板上的栅极行扫描驱动信号电路也称为阵列基板行驱动电路。其中,阵列基板行驱动电路包括若干个阵列基板行驱动单元,请参阅图1,其为现有技术中阵列基板行驱动电路的阵列基板行驱动单元的电路图,具体包括:上拉电路100、上拉控制电路200、下拉电路300、第一下拉维持电路400以及第二下拉维持电路500。其中,上拉电路100主要负责将时钟信号CKn输出为栅极信号Gn ;上拉控制电路200负责控制上拉电路100的打开时间,一般连接上一级阵列基板行驱动单元传递过来的下传信号STn_!和其栅极信号Gm ;第一下拉维持电路400负责在第一时间将栅线拉低为低电位,即关闭栅极信号;第二下拉维持电路500则负责将栅级信号Gn和上拉电路100的控制信号仏维持在关闭状态(即负电位),通常阵列基板行驱动电路设有两条低电平信号线,该两条低电平信号线分别提供第一低电平信号Vssl及第二低电平信号Vss2,利用该第二低电平Vss2在扫描电路处于关闭(保持)时间时拉低上拉电路100的栅极和源极之间的电压差Vgs,减小上拉电路100和第二下拉维持电路500漏电流的作用;电容CbMSt则负责上拉电路100的控制信号Qn的二次抬升,这样有利于栅极信号Gn输出。但,现有技术中的阵列基板行驱动电路存在以下两点不足之处:一是:两个不同的负电位之间有导通路径。请参阅图2,为图1的等效电路图,其中,L100为通过薄膜晶体管T110与上一级阵列基板行驱动单元连接的漏电流(LeakageCurrent)回路,L200为通过薄膜晶体管T410与本级阵列基板行驱动单元连接的漏电流回路,现有技术中的阵列基板行驱动电路将会导致漏电流回路L100与L200之间产生较大的电流作用,电流大小与下拉点??和Kn的电位直接相关,而且导通电流大小与阵列基板行驱动电路的级数成正比,这样会增加VSS1和VSS2信号源的负担,严重的可能会导致画面显示异常;二是:薄膜晶体管T510和T610的二极体设计使得下拉点??和Kn的高电位无法迅速放掉,最后产生的Ρη点和κη点的电压变化如图3所示,这样会增加第一、第二下拉维持电路400、500中主要的四颗薄膜晶体管Τ320、Τ420、Τ330、Τ430的应力(Stress)作用,最终会影响阵列基板行驱动电路的操作寿命。
技术实现思路
本 专利技术的目的在于提供一种阵列基板行驱动电路,利用阵列基板行驱动技术降低液晶显示器的成本,解决现有阵列基板行驱动电路中引入两个低电平信号可能引起的阵列基板行驱动电路功能性不良和阵列基板行驱动电路操作寿命不长的问题,提高显示画面的质量。为实现上述目的,本专利技术提供一种阵列基板行驱动电路,包括级联的多级阵列基板行驱动单元,其中:对于位于阵列基板行驱动电路的第二级至倒数第二级的任一第η级阵列基板行驱动单元,所述第η级阵列基板行驱动单元具有第η-1级信号第一输入端、第η-1级信号第二输入端、第n+1级信号输入端、第一输出端及第二输出端,其中,所述第η级阵列基板行驱动单元的第一输出端用于驱动阵列基板的有源区;所述第η级阵列基板行驱动单元的第η-1级信号第一输入端、第η_1级信号第二输入端及第n+1级信号输入端分别电性连接至第η-1级阵列基板行驱动单元的第一输出端、第二输出端及第n+1级阵列基板行驱动单元的第一输出端,所述第η级阵列基板行驱动单元的第一输出端分别电性连接至第n+1级阵列基板行驱动单元的第η-1级信号第一输入端及第η-1级阵列基板行驱动单元的第n+1级信号输入端,所述第η级阵列基板行驱动单元的第二输出端电性连接至第n+1级阵列基板行驱动单元的第η-1级信号第二输入端;对于位于阵列基板行驱动电路的第一级的第η级阵列基板行驱动单元,所述第η级阵列基板行驱动单元具有第η-1级信号第一输入端、第η-1级信号第二输入端、第n+1级信号输入端、第一输出端及第二输出端,其中,所述第η级阵列基板行驱动单兀的第一输出端用于驱动阵列基板的有源区;所述第η级阵列基板行驱动单元的第η-1级信号第一输入端和第η-1级信号第二输入端均用于输入一脉冲激活信号,所述第n+1级信号输入端电性连接第n+1级阵列基板行驱动单元的第一输出端,所述第η级阵列基板行驱动单元的第一输出端及第二输出端分别电性连接至第n+1级阵列基板行驱动单元的第η-1级信号第一输入端及第η-1级信号第二输入端;对于位于阵列基板行驱动电路的倒数第一级的第η级阵列基板行驱动单元,所述第η级阵列基板行驱动单元具有第η-1级信号第一输入端、第η-1级信号第二输入端、第n+1级信号输入端、第一输出端及第二输出端;所述第η级阵列基板行驱动单元的第η-1级信号第一输入端及第二输入端分别电性连接至第η-1级阵列基板行驱动单元的第一输出端及第二输出端,所述第η级阵列基板行驱动单元的第n+1级信号输入端用于输入一脉冲激活信号,所述第η级阵列基板行驱动单元的第一输出端电性连接至第η-1级阵列基板行驱动单元的第n+1级信号输入端且其第二输出端设置为悬空;对于位于阵列基板行驱动电路的第一至倒数第一级的任一第η级本文档来自技高网
...

【技术保护点】
一种阵列基板行驱动电路,其特征在于,包括级联的多级阵列基板行驱动单元,其中:对于位于阵列基板行驱动电路的第二级至倒数第二级的任一第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元具有第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)、第n+1级信号输入端(23)、第一输出端(27)及第二输出端(28),其中,所述第n级阵列基板行驱动单元的第一输出端(27)用于驱动阵列基板的有源区;所述第n级阵列基板行驱动单元的第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)及第n+1级信号输入端(23)分别电性连接至第n‑1级阵列基板行驱动单元的第一输出端(27)、第二输出端(28)及第n+1级阵列基板行驱动单元的第一输出端(27),所述第n级阵列基板行驱动单元的第一输出端(27)电性连接至第n+1级阵列基板行驱动单元的第n‑1级信号第一输入端(21)及第n‑1级阵列基板行驱动单元的第n+1级信号输入端(23),所述第n级阵列基板行驱动单元的第二输出端(28)电性连接至第n+1级阵列基板行驱动单元的第n‑1级信号第二输入端(22);对于位于阵列基板行驱动电路的第一级的第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元具有第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)、第n+1级信号输入端(23)、第一输出端(27)及第二输出端(28),其中,所述第n级阵列基板行驱动单元的第一输出端(27)用于驱动阵列基板的有源区;所述第n级阵列基板行驱动单元的第n‑1级信号第一输入端(21)和第n‑1级信号第二输入端(22)均用于输入一脉冲激活信号,所述第n+1级信号输入端(23)电性连接第n+1级阵列基板行驱动单元的第一输出端(27),所述第n级阵列基板行驱动单元的第一输出端(27)及第二输出端(28)分别电性连接至第n+1级阵列基板行驱动单元的第n‑1级信号第一输入端(21)及第n‑1级信号第二输入端(22);对于位于阵列基板行驱动电路的倒数第一级的第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元具有第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)、第n+1级信号输入端(23)、第一输出端(27)及第二输出端(28);所述第n级阵列基板行驱动单元的第n‑1级信号第一输入端(21) 及第二输入端(22)分别电性连接至第n‑1级阵列基板行驱动单元的第一输出端(27)及第二输出端(28),所述第n级阵列基板行驱动单元的第n+1级信号输入端(23)用于输入一脉冲激活信号,所述第n级阵列基板行驱动单元的第一输出端(27)电性连接至第n‑1级阵列基板行驱动单元的第n+1级信号输入端(23)且其第二输出端(28)设置为悬空;对于位于阵列基板行驱动电路的第一至倒数第一级的任一第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元还具有时钟信号第一输入端(24)、第一低电平输入端(25)、第二低电平输入端(26),所述第一低电平输入端(25)用于输入第一低电平,所述第二低电平输入端(26)用于输入第二低电平,且所述第二低电平小于第一低电平;对于位于阵列基板行驱动电路的第一至倒数第一级的任一第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元还包括:上拉控制单元(42),与第n‑1级信号第一输入端(21)及第n‑1级信号第二输入端(22)电性连接;上拉单元(44),分别与上拉控制单元(42)、时钟信号第一输入端(24)、第一输出端(27)及第二输出端(28)电性连接;第一下拉维持单元(46),分别与第一低电平输入端(25)、第二低电平输入端(26)、上拉控制单元(42)及上拉单元(44)电性连接;第二下拉维持单元(47),分别与第一低电平输入端(25)、第二低电平输入端(26)、第一下拉维持单元(46)、上拉控制单元(42)及上拉单元(44)电性连接;下拉单元(48),分别与第n+1级信号输入端(23)、第一低电平输入端(25)、上拉控制单元(42)、上拉单元(44)、第一下拉维持单元(46)、第二下拉维持单元(47)及第一输出端(27)电性连接。...

【技术特征摘要】

【专利技术属性】
技术研发人员:戴超肖军城
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1