集成摆率增强电路的低压差线性稳压器制造技术

技术编号:9489615 阅读:89 留言:0更新日期:2013-12-25 23:24
本发明专利技术涉及电源管理技术。本发明专利技术公开了一种集成摆率增强电路的低压差线性稳压器。本发明专利技术的技术方案包括摆率增强电路、运算放大器、调整管、第一电阻、第二电阻、第三电阻、第四电阻、第一电容。本发明专利技术由于采用摆率增强电路,在输出电压发生上冲或下冲时,摆率增强电路都能够输出不受限于偏置电流源大小的驱动电流,快速调整调整管的栅极变化,以补偿负载电流的变化,极大的克服了误差放大器在低功耗模式下摆率和带宽受限的问题,减小了输出电压尖峰。本发明专利技术采用片上集成技术,不再需要大的片外负载电容,减小了系统成本。

【技术实现步骤摘要】
【专利摘要】本专利技术涉及电源管理技术。本专利技术公开了一种集成摆率增强电路的低压差线性稳压器。本专利技术的技术方案包括摆率增强电路、运算放大器、调整管、第一电阻、第二电阻、第三电阻、第四电阻、第一电容。本专利技术由于采用摆率增强电路,在输出电压发生上冲或下冲时,摆率增强电路都能够输出不受限于偏置电流源大小的驱动电流,快速调整调整管的栅极变化,以补偿负载电流的变化,极大的克服了误差放大器在低功耗模式下摆率和带宽受限的问题,减小了输出电压尖峰。本专利技术采用片上集成技术,不再需要大的片外负载电容,减小了系统成本。【专利说明】集成摆率增强电路的低压差线性稳压器
本专利技术涉及电源管理技术,特别涉及一种可应用于SOC (System on Chip)芯片中的无输出电容型低压差线性稳压器(Low Dropout Regulator, LD0)的设计。
技术介绍
随着SOC技术的发展,要求越来越多的功能模块集成于同一 IC里边以提高其系统集成度。其中,LDO以其电路简单且占用面积小的优点成为了 SOC系统中重要的不可或缺的供电模块。为了减小片外元件数和引脚数,因此无片外大电容LDO有很本文档来自技高网...

【技术保护点】
集成摆率增强电路的低压差线性稳压器,其特征在于,包括摆率增强电路、运算放大器、调整管、第一电阻、第二电阻、第三电阻、第四电阻、第一电容;其中,运算放大器的反向输入端连接第二基准电压,同相输入端连接第二电阻的一端和第三电阻的一端,输出端连接调整管的控制极和摆率增强电路的输出端以及第一电容的一端;调整管的输入端连接电源电压,调整管的输出端与第一电阻的一端和第四电阻的一端相连作为所述低压差线性稳压器的输出端并连接摆率增强电路的第一输入端,第四电阻的另一端连接第一电容的另一端;第一电阻的另一端与第二电阻的另一端相连并连接摆率增强电路的第二输入端;摆率增强电路的第三输入端连接第一基准电压;第三电阻的另一...

【技术特征摘要】

【专利技术属性】
技术研发人员:明鑫张晓敏段茂平李涅王卓周泽坤张波
申请(专利权)人:电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1