输出共模电压稳定的开环放大器制造技术

技术编号:9383375 阅读:141 留言:0更新日期:2013-11-28 01:23
本发明专利技术涉及一种输出共模电压稳定的开环放大器,它包括一个主放大器单元和一个辅助放大器单元。与常规的输出共模电压稳定的负反馈放大器相比,本发明专利技术电路的主放大器在开环结构下差分输出共模电压稳定;主放大器差分输出端未采用共模反馈电路,减小了输出负载,提高了放大器的工作转换速度,在主放大器的动态指标SFDR超过70dB的情况下,模拟输入信号频率可以超过1GHz。本发明专利技术电路应用于动态性能要求较高的低压CMOS工艺电路中的超高速采样/保持电路领域。

【技术实现步骤摘要】

【技术保护点】
一种输出共模电压稳定的开环放大器,其特征在于包括:一个主放大器单元,包括:NMOS晶体管M1~M5和电阻R1~R4,其中,M1的栅极接主放大器单元的正输入端Vin+,M1的漏极与R3的一端相接,并一起连接到负输出端Vo?,M1的源极与R1的一端相接,M2的栅极接主放大器单元的负输入端Vin?,M2的漏极与R4的一端相接,并一起连接到正输出端Vo+,M2的源极与R2的一端相接,M3的栅极接偏置电压Vbias2,M3的漏极接电源Vcc,M3的源极与R3的另一端相接,M4的栅极接偏置电压Vbias2,M4的漏极接电源Vcc,M4的源极与R4的另一端相接,M5的栅极接偏置电压Vbias1,M5的漏极与R1和R2的另一端连接在一起,M5的源极接地;一个辅助放大器单元,包括:NMOS晶体管m1~m5、电阻r1~r4和运算放大器Amp1,其中,m1的栅极、漏极接在一起,并与m2的栅极、m2的漏极、r3的一端、r4的一端、Amp1的负输入端相接,m1的源级与r1的一端相接,m2的源级与r2的一端相接,m3的栅极接偏置电压Vbias2,m3的漏极接电源Vcc,m3的源极与r3的另一端相接,m4的栅极接偏置电压Vbias2,m4的漏极接电源Vcc,m4的源极与r4的另一端相接,m5的栅极接偏置电压Vbias1,m5的漏极与电阻r1、r2的另一端连接在一起,m5的源极接地,Amp1的正输入端接共模电压Vcom,Amp1的输出端接偏置电压Vbias2。...

【技术特征摘要】

【专利技术属性】
技术研发人员:张正平王永禄陈光炳陈良刘明
申请(专利权)人:中国电子科技集团公司第二十四研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1