媒介外围接口、电子装置及通信方法制造方法及图纸

技术编号:9356643 阅读:92 留言:0更新日期:2013-11-20 23:49
本发明专利技术提供一种媒介外围接口、电子装置及通信方法。其中该媒介外围接口耦接于处理器与外围装置之间,包含:时钟端口,用于将时钟信号传输至该外围装置;数据输入/输出端口,用于将命令信息传输至该外围装置并且用于传输数据至该外围装置与从该外围装置传输出该数据;以及数据选通端口,用于根据该处理器发给该外围装置的指示,将数据选通信号传输至该外围装置或者从该外围装置传输出该数据选通信号。本发明专利技术的处理器与外围装置之间的媒介外围接口及其通信方法可提升处理器与外围装置之间的通信速率与稳定性。

【技术实现步骤摘要】
媒介外围接口、电子装置及通信方法
本专利技术涉及一种电子通信领域,尤其是有关于处理器与外围装置(peripheraldevice)之间的媒介外围接口、电子装置及通信方法。
技术介绍
现今,电子装置正变得越来越综合并且需要更高的数据率。因此,需要一种处理器与外围装置之间的既简单又高速的通信协议。
技术实现思路
有鉴于此,本专利技术提供一种处理器与外围装置之间的媒介外围接口、电子装置及通信方法,以实现处理器与外围装置之间的既简单又高速的通信。本专利技术的技术解决方案如下:一种媒介外围接口,耦接于处理器与外围装置之间,该媒介外围接口包含:时钟端口,用于将时钟信号传输至该外围装置;数据输入/输出端口,用于将命令信息传输至该外围装置并且用于传输数据至该外围装置与从该外围装置传输出该数据;以及数据选通端口,用于根据该处理器发给该外围装置的指示,将数据选通信号传输至该外围装置或者从该外围装置传输出该数据选通信号。一种电子装置,该电子装置包含:媒介外围接口,该媒介外围接口包含时钟端口,用于将时钟信号传输至外围装置;数据输入/输出端口,用于将命令信息传输至该外围装置并且用于传输数据至该外围装置与从该外围装置传输出该数据;以及数据选通端口,用于根据处理器发给该外围装置的指示,将数据选通信号传输至该外围装置或者从该外围装置传输出该数据选通信号;以及通过该媒介外围接口彼此耦接的该处理器与该外围装置。一种通信方法,用于处理器与外围装置之间的通信,该通信方法包含:将时钟信号传输至该外围装置;根据该处理器发给该外围装置的指示,将数据选通信号传输至该外围装置或者从该外围装置传输出该数据选通信号;根据该时钟信号捕获从该处理器至该外围装置传输的命令信息;以及根据该数据选通信号的上升沿与下降沿捕获该处理器与该外围装置之间传输的数据。本专利技术的处理器与外围装置之间的媒介外围接口及其通信方法可提升处理器与外围装置之间的通信速率与稳定性。附图说明图1是根据本专利技术实施例描述的电子装置的示意图。图2A-2B、图3A-3C、图4是依据本专利技术不同实施例描述的通过媒介外围接口的端口以及I/O传输信号的波形图。图5是描述处理器与外围装置之间的通信方法流程图。具体实施方式在说明书及权利要求书当中使用了某些词汇来指称特定的元件。所属
的技术人员应可理解,硬件制造商可能会用不同的名词来称呼同一个元件。本说明书及权利要求书并不以名称的差异作为区分元件的方式,而是以元件在功能上的差异作为区分的准则。在通篇说明书及权利要求项中所提及的“包含”为一开放式的用语,故应解释成“包含但不限定于”。此外,“耦接”一词在此包含任何直接及间接的电气连接手段。因此,若文中描述第一装置耦接于第二装置,则代表第一装置可直接电气连接于第二装置,或通过其它装置或连接手段间接地电气连接至第二装置。接下来的描述是实现本专利技术的最佳实施例,其是为了描述本专利技术原理的目的,并非对本专利技术的限制。可以理解地是,本专利技术实施例可由软件、硬件、固件或其任意组合来实现。图1是根据本专利技术实施例描述的电子装置100的示意图。电子装置100包含处理器102、外围装置104与媒介外围接口(mediaperipheralinterface)106。可将媒介外围接口106作为硬件模块实施并且耦接在处理器102与外围装置104之间用于其通信。处理器102与媒介外围接口106形成主机108,并且主机108与外围装置104进行通信。在某些实施例中,处理器102、外围装置104与媒介外围接口106可封入单一模块(或包)作为系统级封装(system-in-package,SIP)110。本专利技术使用如上内容进行说明,但并不局限于此。外围装置104可为伪静态随机存储器(PseudoStaticRandomAccessMemory,以下简称PSRAM)、闪存(FLASHmemory)等。除了作为PSRAM接口或闪存接口外,媒介外围接口106也可作为显示接口、相机接口等进行工作。依据本专利技术实施例,媒介外围接口106可包含时钟端口(clockport)CLK、多个数据输入/输出端口(I/O)、数据选通端口(datastrobeport)DQS以及数据屏蔽信号端口(datamasksignalport)DM。时钟端口CLK可用于传输时钟信号(也可称为CLK)至外围装置104。可为将命令传输至外围装置104提供数据输入/输出端口;同样地,也可为来自外围装置以及传输至外围装置的数据提供数据输入/输出端口。数据选通端口DQS可根据处理器102发给外围装置104的指示用于将数据选通信号(也称为DQS)传输至外围装置104或者用于从外围装置104传输数据选通信号。例如,当处理器102发出“写”指示时,可将数据选通信号DQS传输至外围装置104;以及当处理器102发出“读”指示时,可由外围装置传输数据选通信号DQS。数据屏蔽信号端口DM是可选择的(例如由数据I/ODATA的比特数量决定)并且可用于向外围装置104传输数据屏蔽信号(也可称为DM)以相应地屏蔽数据选通信号DQS的特定转换边界(transitionedge)。根据时钟信号CLK,可捕获通过数据I/ODATA传输的命令信息。关于通过数据I/ODATA传输的数据,当未使用数据屏蔽信号DM时可根据数据选通信号DQS的上升沿与下降沿进行捕获。当使用信号屏蔽信号DM时,可根据数据选通信息DQS的特定转换边界(例如仅由高到低转换边界或仅由低到高转换边界)捕获通过数据I/ODATA传输的数据。值得注意的是,时钟端口CLK并不局限于提供单一连接终端。在某些实施例中,时钟端口CLK可提供差分对(differentialpair)并且时钟信号CLK可为差分信号。此外值得注意的是,数据选通端口DQS并不局限于提供单一连接终端。在某些实施例中,数据选通端口DQS可提供差分对并且数据选通信号DQS可为差分信号。图2A-2B、图3A-3C以及图4是依据本专利技术不同实施例描述的通过媒介外围接口106的端口以及I/O传输信号的波形图。信号CE#为芯片致能信号(chipenablesignal)。根据图2A,在本实施例中,数据I/O(DATA0~3)的数量是4个并且未使用数据屏蔽信号DM。因此每次可捕获4个比特。首先在指示时段(如图所示“指示”)与地址时段(如图所示“地址”)通过数据I/ODATA0~3传输命令信息(指示与读/写地址),以及根据时钟信号CLK的上升沿与下降沿捕获上述命令信息。接着,在数据时段(DATAPHASE),根据数据选通信号DQS的上升沿与下降沿捕获通过数据I/ODATA0~3传输的数据。与传统串行外围接口(简称SPI,其中根据主机端的时钟信号捕获数据)相比,本专利技术的媒介外围接口106可根据数据选通信号DQS捕获数据。因此,尤其是对于高频应用来说,数据可靠性可显著提升。如图2B所示,在本实施例中,数据I/O(DATA0~7)的数量是8个,对于字节地址足够大。因此,媒介外围接口106可提供数据屏蔽端口DM并且传输数据屏蔽信号DM用于屏蔽数据选通信号DQS的特定转换边界(屏蔽所有由高到低转换或屏蔽所有由低到高转换),例如当数据屏蔽信号为高电平时,屏蔽所有转换;当数据屏蔽信号为低电平或者未传输数据屏蔽信号时,无屏蔽转本文档来自技高网
...

【技术保护点】
一种媒介外围接口,其特征在于,所述媒介外围接口耦接于处理器与外围装置之间,所述媒介外围接口包含:时钟端口,用于将时钟信号传输至所述外围装置;数据输入/输出端口,用于将命令信息传输至所述外围装置并且用于传输数据至所述外围装置与从所述外围装置传输出所述数据;以及数据选通端口,用于根据所述处理器发给所述外围装置的指示,将数据选通信号传输至所述外围装置或者从所述外围装置传输出所述数据选通信号。

【技术特征摘要】
2013.06.13 IN 2014/MUM/2013;2012.12.27 US 61/746,1.一种媒介外围接口,其特征在于,所述媒介外围接口耦接于处理器与外围装置之间,所述媒介外围接口包含:时钟端口,用于将时钟信号传输至所述外围装置;数据输入/输出端口,用于将所述处理器发给所述外围装置的读/写地址传输至所述外围装置并且用于传输数据至所述外围装置与从所述外围装置传输出所述数据;以及数据选通端口,用于当传输所述读/写地址时,将所述处理器发给所述外围装置的指示传输至所述外围装置,并且根据所述处理器发给所述外围装置的所述指示,将数据选通信号传输至所述外围装置或者从所述外围装置传输出所述数据选通信号,其中,根据所述数据选通信号的上升沿与下降沿捕获所述处理器与所述外围装置之间传输的所述数据。2.如权利要求1所述的媒介外围接口,其特征在于,根据所述时钟信号的上升沿与下降沿对通过所述数据选通端口传输的所述指示与通过所述数据输入/输出端口传输的所述读/写地址进行捕获。3.如权利要求1所述的媒介外围接口,其特征在于,根据所述时钟信号的特定转换边界对通过所述数据选通端口传输的所述指示与通过所述数据输入/输出端口传输的所述读/写地址进行捕获。4.如权利要求1所述的媒介外围接口,其特征在于,所述媒介外围接口还包含:数据屏蔽信号端口,用于将数据屏蔽信号传输至所述外围装置,其中依据所述数据屏蔽信号,将所述数据选通信号的特定转换边界进行屏蔽。5.如权利要求1所述的媒介外围接口,其特征在于,当所述外围装置运作在循环模式中时,以循环式传输通过所述数据输入/输出接口传输的所述数据。6.如权利要求1所述的媒介外围接口,其特征在于,所述时钟端口作为差分对实施并且所述时钟信号为差分信号。7.如权利要求1所述的媒介外围接口,其特征在于,所述数据选通端口作为差分对实施并且所述数据选通信号为差分信号。8.如权利要求1所述的媒介外围接口,其特征在于,所述媒介外围接口为伪静态随机存储器接口、闪存接口、显示接口或相机接口。9.一种电子装置,其特征在于,所述电子装置包含:媒介外围接口,其中所述...

【专利技术属性】
技术研发人员:陈宗煌杜立群赵文绮
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1