支持同步EDAC校验的高效取指流水线制造技术

技术编号:9113271 阅读:218 留言:0更新日期:2013-09-05 02:26
一种支持同步EDAC校验的高效取指流水线,流程为:(1)程序地址产生栈AG;(2)程序地址发送栈AS,用来接收Tag体返回的数据并进行命中判断;且进行Tag体伴随式计算、判断Tag体是否存在错误和对1位错误进行纠正;当AS栈获得的Tag体信息发生1位错误时,暂停流水线,对其进行纠错,再命中判断,确认是读取数据体还是读取下一级存储器;(3)程序访问等待栈WT,用来等待从数据体或下一级存储器返回的指令包并进行选择;且进行数据体伴随式计算、判断数据体是否存在错误、对1位错误进行纠正、Tag体和数据体的EDAC编码写入;(4)程序取指包接收栈RE。本发明专利技术具有高效性、纠错能力强、硬件开销小、对程序员具有透明性等优点。

【技术实现步骤摘要】

【技术保护点】
一种支持同步EDAC校验的高效取指流水线,其特征在于,流程为:(1)程序地址产生栈AG,用来产生当前取指包的地址,并向一级指令Cache的Tag体发送读请求;?(2)程序地址发送栈AS,用来接收Tag体返回的数据并进行命中判断,如果命中则向数据体发送读请求;如果不命中则暂停流水线,并向下一级存储器发送读请求;且进行Tag体伴随式计算、判断Tag体是否存在错误和对1位错误进行纠正;当AS栈获得的Tag体信息发生1位错误时,需要暂停流水线,对其进行纠错,再进行命中判断,确认是读取数据体还是读取下一级存储器;(3)程序访问等待栈WT,用来等待从数据体或下一级存储器返回的指令包并进行选择;且进行数据体伴随式计算、判断数据体是否存在错误、对1位错误进行纠正、Tag体和数据体的EDAC编码写入;一旦发生1位错误,首先暂停流水线,对其进行纠错,然后再进行后续处理;(4)程序取指包接收栈RE,用来对接收到的取指包进行边界对齐和调整;在上述流水线中,在程序地址发送栈AS和程序访问等待栈WT一旦发现2位错,控制逻辑将会重新读取对应的存储体,只有连续两拍访问存储体均出现2位错的时候,系统才会进入2位错处理状态。...

【技术特征摘要】

【专利技术属性】
技术研发人员:陈书明刘宗林刘必慰孙永节梁斌刘胜雷元武鲁建壮孙书为余再祥
申请(专利权)人:中国人民解放军国防科学技术大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1