一种分辨率可调的行场同步信号产生装置制造方法及图纸

技术编号:9036139 阅读:268 留言:0更新日期:2013-08-15 02:47
本发明专利技术公开了一种分辨率可调的行场同步信号产生装置,采用两个行场参数寄存器分别存储默认以及分辨率可调显示模式下的行场参数,并根据顶层的显示模式选择端口的输入,选择相应的行场参数给行场同步信号产生模块;行信号计数器对时钟进行计数,场信号计数器对行信号计数器的计数周期进行计数,然后依据行场参数,根据行场信号计数器的计数值输出高电平或低电平,得到行场同步信号以及数据有效信号。本发明专利技术可用FPGA实现,采用Verilog语言描述两个计数器以及各判断模块采用相应的if语句根据计数值进行电平判断,得到分辨率可调的行场同步信号以及数据有效信号,且实现逻辑更简单直观。

【技术实现步骤摘要】

【技术保护点】
一种分辨率可调的行场同步信号产生装置,其特征在于分辨率可调以及采用计数器方式实现行场同步信号的产生,该装置包括:时序参数模块以及行场同步信号产生模块;时序参数模块中,包括有两个行场参数寄存器即默认行场参数寄存器以及输入行场参数寄存器;时序参数模块根据顶层的显示模式选择端口的输入,选择相应的显示模式,如果是模块默认分辨率模式,则选择默认行场参数寄存器中的行场参数即行场同步信号的行场消隐前肩宽度、同步头宽度、行场消隐后肩宽度、有效区域宽度以及总长度输出给行场同步信号产生模块;如果是分辨率可调模式,则选择输入行场参数寄存器中的行场参数即行场同步信号的行场消隐前肩宽度、同步头宽度、行场消隐后肩宽度、有效区域宽度以及总长度输出给行场同步信号产生模块;其中,输入行场参数寄存器中的行场参数是外部输入的,既可以是来自用户的输入,也可以是来自其他模块的输入,从而实现分辨率可调;在行场同步信号产生模块中包括有行信号计数器、场信号计数器;在复位信号和模块使能信号置为高电平后,行信号计数器和场信号计数器分别开始计数;行信号计数器是对时钟进行计数,其计数值不超过规定的当前分辨率下行信号一周期的总时钟个数,由行同步信号的总长度决定;如果行信号计数器的计数值达到行信号一周期的总时钟个数即记满,则清零,从0开始重新计数;场信号计数器在行信号计数器每完成一个计数周期即记满一次,也就是记完一行时,计数值加1;同理,场信号计数器的计数值不超过规定的当前分辨率下一帧的总行数即场同步信号的总长度,如果场信号计数器的计数值达到一帧的总行数,则清零,从0开始重新计数;在行场同步信号产生模块中还包括有行信号输出电平判断模块、场信号输出电平判断模块以及数据有效信号输出电平判断模块;行信号输出电平判断模块依据行同步信号的消隐前肩、行同步头、消隐后肩、有效区域的时序以及各自的宽度对应的时钟个数,根据行信号计数器的计数值,确定在行同步信号的某一位置,输出高电平或低电平,得到行同步信号;场信号输出电平判断模块依据场信号的消隐前肩、场同步头、消隐后肩、有效区域的时序以及各自的宽度对应的行数,根据场信号计数器的计数值,确定在场同步信号的某一位置,输出高电平或低电平,得到场同步信号;数据有效信号输出电平判断模块,依据行信号的消隐前肩、行同步头、消隐后肩、有效区域的时序以及各自的宽度对应的时钟个数,根据行信号计数器的计数值,确定在数据有效信号的某一位置,输出高电平或低电平,得到行数据有效信号;依据场信号的消隐前肩、场同步头、消隐后肩、有效区域的时序以及各自的宽度对应的行数,根场信号计数器的计数值,确定在数据有效信号的某一位置,输出高电平或低电平,得到场数据有效信号,然后将场数据有效信号作为使能信号,对行数据有效信号的输出进行控制,仅在场数据有效信号有效时输出,得到数据有效信号。...

【技术特征摘要】

【专利技术属性】
技术研发人员:刘然李博乐田逢春谭迎春谭伟敏谢辉邰国钦黄振伟曹东华葛亮陈恒鑫叶莲
申请(专利权)人:四川虹微技术有限公司重庆大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1