调制器、滤波器、滤波器增益控制方法和代码调制方法技术

技术编号:8961299 阅读:131 留言:0更新日期:2013-07-25 20:31
一种尺寸小、成本低、功耗低、生热少并且寄生信号少的调制器。该调制器包括用于对所接收的发射数据(D(n),C(n))进行代码调制并输出调制数据的乘法器(101,102),复数计算部件(120),用于生成增益控制信号的数据信道增益因子信号生成器(106),控制信道增益因子信号生成器(107)和用于接收复数计算部件(120)的输出并且控制升余弦滤波器(110到113)的增益的加权系数设定信号生成器(108,109)。

【技术实现步骤摘要】

本专利技术涉及,并且更具体地涉及用于无线通信等的可以针对通过编码而复用的每一信道设定其振幅电平的数字调制器、调制器所包括的滤波器、滤波器增益控制方法和代码调制方法。
技术介绍
在使用W-CDMA(宽带码分多址)通信方法的通信系统中,在通过从移动站到基站的上行链路进行通信时,HPSK(混合相移键控)调制器被用于实现信号调制。在图7中示出HPSK调制器的一个配置示例。在3GPP (第三代合作伙伴计划)的技术规范3GPP TS 25.213中提出HPSK调制器,3GPP是移动通信系统的标准规范。在图7中,将经由多个信 号信道发射的数据被示出为DPDCHl (专用物理数据信道I)数据到DPDCH6数据的每个、DPCCH(专用物理控制信道)数据和HS_DPCCH(高速DPCCH)数据。每条数据是一个比特的时序数据(time-series data)。该调制器具有多个乘法器901到908以及多个乘法器910到917,所述多个乘法器901到908和乘法器910到917的每个对应于每个信道。在每个乘法器901到908中,为了信道复用,将数据DroCHl到数据DPDCH6中的每条、数据DPCCH和数据HS-DPCCH与每个信道化代码Cdl到Cd6、Cc和Chs相乘,所述每个信道化代码Cdl到Cd6,Ce和Chs是将被用于信道识别的一个比特的时序数据。接下来,在每个乘法器910到917中,为了对每一信道进行电平设定,将数据DPDCHl到数据DPDCH6中的每条、数据DPCCH和数据HS-DPCCH与每个增益因子β dl到β d6、βο和β hs相乘。所述每个增益因子β dl到β d6、β c和β hs是具有多个比特宽度的时序数据。因此,乘法器910到917的每个输出也是具有多个比特宽度的时序数据。在图7的示例中,乘法器910到917的输出被分组为用于同相信道的数据和用于正交信道的数据,并且乘法器910到913的每个输出被作为实数输入到同相信道加法器919用于加法运算,乘法器914到917的每个输出被作为实数输入到正交信道加法器920用于加法运算。同相信道加法器919的实数输出I和正交信道加法器920的实数输出Q被输入到复数计算部件930。复数计算部件930包括复数乘法器921、复数乘法器922和复数加法器 923。在复数计算部件930中,在复数乘法器922中将正交信道加法器920的输出Q与虚部单位“j”相乘,然后在复数加法器923中将该乘积与同相信道加法器919的输出I相力口,从而输出被处理为复数信号(I+jQ)。在复数乘法器921中将复数信号(I+jQ)与移动站特有的用于识别移动站的扰码(Si+j Sq)相乘,并且因此生成复数信号(I’ +jQ’)。扰码(Si+jSq)是实部为Si并且虚部系数为Sq的复数,代码Si和Sq的每个都是一个比特的时序数据。将其实部I’与其虚部系数Q’分离,并且将I’与Q’作为实数从复数计算部件930输出。在每个升余弦滤波器924和925 (此后,在附图中,简单称作“升COS滤波器”)中对复数信号(I’ +jQ’ )执行了用于限制带宽和用于提供滚降特性的滤波之后,信号1ut和Qout被从那里输出。在图8中示出升余弦滤波器的配置示例。通常将FIR(有限脉冲响应)滤波器用作升余弦滤波器。升余弦滤波器被配置用于通过提供如下的输入信号来对发射频率带宽施加限制而不会引起所接收的经解调信号的码间串扰,所述输入信号具有有路由滚降特性的矩形波形,并且被配置用于构成与安装在接收机一侧的滤波器一起的匹配滤波器。此后,在附图中,符号X(n)表示数据串X中的第η个数据。符号“η”(整数)表示时序串并且具有较大“η”的数据表示在时间方面较迟的数据。具体地,在W-CDMA通信方法中,在如下的频率处执行过采样操作,所述频率是通过将用作参考频率的3.84MHz的码片速率(chiprate)频率与整数相乘而获得的,并且在此“η”对应于离散时间。如图8所示,升余弦滤波器包括移位寄存器801、多个乘法器802到805、多个加权系数生成器806到809 (在图8中,示出为“Τ0”,“Τ1”,...,“ Tm-2”,“Tm_l ”)和加法器810。数据X(n)被输入m个比特(“m”是整数)的移位寄存器801。在该时间点,移位寄存器 801 同时地输出数据父(11),父(11-1),...,父(1111+2),父(1111+1)。数据 X (η),X (n_l),…, X(n-m+2),X(n-m+l)分别被输入乘法器802到805,并且在乘法器802到805中被分别与加权系数T (O),T (I),...,T (m-2),T (m-1)相乘,然后在加法器810中被相加用于输出。加权系数T(O),T(I),...,T (m-2),T (m-Ι)分别由加权系数生成器806到809生成。通过参考图8和图9来描述HPSK调制器的时序运算。在此,为简单起见,示出其中在图 中示出的同相信道组仅包括DPDCHl信道并且在图7中示出的正交信道组仅包括DPCCH信道的情况。在乘法器701中将DroCHl信道数据D (η)与信道化代码Cd (η)相乘,在乘法器703中进一步将乘积与增益因子β d(n)相乘,并且乘积成为复数计算部件710的同相输入数据I (η)。用如下的等式⑴示出数据I (η)。I (n) =D (η).Cd (η).β d (η)...(I)在乘法器702中将DPCCH信道数据C (η)与信道化代码Ce (η)相乘,在乘法器704中进一步将乘积与增益因子Pc (η)相乘,并且乘积成为复数计算部件710的正交输入数据Q(n)。用如下的等式⑵示出数据Q(n)。Q (n) =C (η).Ce (η).β c (η)...(2)当取回同相输入数据Ι(η)和正交输入数据Q(n)时,复数计算部件710首先通过乘法器706将正交输入数据Q(n)与虚部单位“j”相乘,然后在加法器707中将乘积与同相输入数据Ku)相加,以生成复数数据(I(n)+jQ(n))。在乘法器705中将复数数据(I(n)+jQ(n))与作为复数数据的扰码{Si(n)+jSq(n)}相乘以生成复数数据(I’(n)+jQ’(η))。用如下的等式(3)示出复数数据(I’(n)+jQ’(η))。r (n)+jQ' (η) = {I(n)+jQ(n)}.{Si (η)+jSq (η)}= {I (η).Si (η)-Q (η).Sq (η)}+j {I (η).Sq (η)+Q (η).Si (η)}...⑶复数计算部件710将复数数据{I’(n)+jQ’ (η)}的实部I’ (η)和虚部系数Q’ (η)作为实数数据输出到每个升余弦滤波器708和709。因为实部和虚部彼此不相关,所以为了使得等式⑶始终不变,将I’ (η)和Q’ (η)给出为如下的等式⑷和(5)。Γ (η) = I (η).Si (n) -Q (η).Sq (η)...(4)Q' (η) = I (η).Sq (η) +Q (η).Si (η)...(5)通过将等式(I)和⑵分别代入等式⑷和(5)并且整理等式,可以获得如下的等式(6)和(7)。I' (n) = {D (η).Cd (η).Si (η)}.β 本文档来自技高网...

【技术保护点】
一种用于对信号执行带宽限制并且用于输出所述信号的滤波器,包括:时序数据生成单元,用于输出由包含过去的输入信号的多个信号构成的时序数据;系数设定单元,用于根据增益控制信号设定多个加权系数,从而将所述加权系数中的每个与由所述时序数据生成单元输出的所述时序数据的所述多个信号中的每个相关联;以及增益控制单元,用于根据由所述系数设定单元所设定的所述多个加权系数来控制增益。

【技术特征摘要】
2005.09.28 JP 2005-2818931.一种用于对信号执行带宽限制并且用于输出所述信号的滤波器,包括: 时序数据生成单元,用于输出由包含过去的输入信号的多个信号构成的时序数据; 系数设定单元,用于根据增益控制信号设定多个加权系数,从而将所述加权系数中的每个与由所述时序数据生成单元输出的所述时序数据的所述多个信号中的每个相关联;以及 增益控制单元,用于根据由所述系数设定单元所设定的所述多个加权系数来控制增.、/■Mo2.如权利要求1所述的滤波器,其中所述滤波器是FIR滤波器。3.如权利要求1或2所述的滤波器,还包括: 移位寄存部件,用于对输入信号执行移位处理并且用于输出作为由包含过去的输入信号的多个信号构成的时 序数据的信号; 多个寄存部件,每个寄存部件根据所述增益控制信号来存储和输出所述多个加权系数中的每个; 多个乘法器,用于彼此同步地接收构成从所述移位寄存部件输出的所述时序数据的所述多个信号中的每个和从所述多个寄存部件输出的所述多个加权系数中的每个,从而将构成从所述移位寄存部件输出的所述时序数据的多个信号与加权系数相乘并且输出乘积;以及 加法器,用于将来自所述多个乘法器的输出相加。4.如权利要求1或2所述的滤波器,还包括: 移位寄存部件,用于对输入信号执行移位处理,以输出作为由包含过去的输入信号的多个信号构成的时序数据的信号; 移位寄存器,用于接收所述增益控制信号以对所述增益控制信号执行移位处理,并且用于输出作为由包含过去的增益控制信号的多个信号构成的时序数据的信号; 多个第一乘法器,用于将构成从所述移位寄存器输出的所述时序数据的所述多个信号中的每个与多个指定系数中的每个相乘,并且用于将乘积作为多个加权系数输出; 多个第二乘法器,用于彼此同步地接收构成从所述移位寄存部件输出的所述时序数据的所述多个信号中的每个和从所述第一乘法器输出的所述多个加权系数中的每个,从而将构成从所述移位寄存...

【专利技术属性】
技术研发人员:大贺敬之
申请(专利权)人:日本电气株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1