移位寄存器、栅极驱动电路及其修复方法和显示装置制造方法及图纸

技术编号:8907829 阅读:151 留言:0更新日期:2013-07-12 00:38
本发明专利技术公开了一种移位寄存器、栅极驱动电路及其修复方法和显示装置,主要内容为:移位寄存器包括移位寄存器模块、修复模块和设置在两个模块间用于导通或断开两个模块的输出端和输入端的第一和第二可连接链接;移位寄存器模块,用于根据从自身的激励信号输入端接收的激励信号,将从第一时钟信号输入端输入的时钟信号从自身的输出端输出;修复模块,用于在移位寄存器模块出现故障时,将从自身的激励信号输入端接收的激励信号进行半个时钟周期的延迟后,从自身的输出端输出。由于本发明专利技术中的移位寄存器包括具有上述功能的修复模块可以替代移位寄存器模块,因此,可实现在移位寄存器模块发生故障时,不影响后续移位寄存器的工作。

【技术实现步骤摘要】

本专利技术涉及平板显示
,尤其涉及一种移位寄存器、栅极驱动电路及其修复方法和显示装置
技术介绍
平板显示器,因其超薄节能而发展迅速。多数平板显示器中要用到移位寄存器,目前,通过阵列基板行驱动(Gate on Array, GOA)技术实现的移位寄存器不但能够集成在栅极驱动集成电路上,还能减少一道显示面板的制作工序,因此,节约成本,所以近几年来,GOA技术被广泛应用于平板显示器制造工艺中。利用GOA技术目前存在的问题在于,GOA的构成移位寄存器依赖于上一级移位寄存器的输出信号,将上一级移位寄存器的输出信号作为本级移位寄存器的输入信号,若上一级移位寄存器因出现故障或无效使其输出信号出现异常,将造成后续移位寄存器不能正常输出信号,也即将导致整个GOA电路出现误动作,甚至无法工作。并且在实际生产制程中,由于整个薄膜晶体管(Thin Film Transistor,TFT)背板的良率很难达到100%,因此GOA中移位寄存器的TFT出现缺陷是完全有可能的,这将会导致移位寄存器出现故障,进而就有可能导致整个GOA电路的瘫痪。
技术实现思路
本专利技术实施例提供了一种移位寄存器、栅极驱动电路及其修复方法和显示装置,用以解决现有的GOA电路由于一个移位寄存器出现故障而导致无法工作的问题。本专利技术实施例提供的具体技术方案如下:—种移位寄存器,所述移位寄存器包括:输出端、激励信号输入端和第一时钟信号输入端,第一可连接链接、第二可连接链接以及移位寄存器模块和修复模块;所述移位寄存器模块包括输出端、激励信号输入端和用于接收移位寄存器的第一时钟信号输入端输入的时钟信号的第一时钟信号输入端;所述修复模块包括输出端和激励信号输入端;其中:所述第一可连接链接设置于移位寄存器的激励信号输入端、移位寄存器模块的激励信号输入端和修复模块的激励信号输入端之间,用于在移位寄存器模块出现故障时,断开移位寄存器模块的激励信号输入端和移位寄存器的激励信号输入端的连接,并且导通修复模块的激励信号输入端和移位寄存器的激励信号输入端的连接;所述第二可连接链接设置于移位寄存器的输出端、移位寄存器模块的输出端和修复模块的输出端之间,用于在移位寄存器模块出现故障时,导通修复模块的输出端和移位寄存器的输出端的连接;所述移位寄存器模块,用于根据从自身的激励信号输入端接收的激励信号,将从自身的第一时钟信号输入端接收的时钟信号从自身的输出端输出;所述修复模块,用于在移位寄存器模块出现故障时,将从自身的激励信号输入端接收的激励信号进行半个时钟周期的延迟后,从自身的输出端输出。一种栅极驱动电路,包括多个上述述移位寄存器;除第一个移位寄存器和最后一个移位寄存器外,其余每个移位寄存器的输出端分别与与其相邻的上一级移位寄存器的复位信号输入端和与其相邻的下一级移位寄存器的激励信号输入端连接,栅极驱动电路顺序地输出各级移位寄存器的输出端输出的信号;第一个移位寄存器的输出端与第二个移位寄存器的激励信号输入端连接,最后一个移位寄存器的输出端和与其相邻的上一个移位寄存器的复位信号输入端连接;第一个移位寄存器的激励信号输入端输入巾贞起始信号。一种对上述栅极驱动电路的修复方法,所述修复方法包括:在栅极驱动电路中的任一移位寄存器模块出现故障时,断开该出现故障的移位寄存器模块的激励信号输入端和该出现故障的移位寄存器模块所属的移位寄存器的激励信号输入端的连接,并且导通所述移位寄存器的修复模块的激励信号输入端和所述移位寄存器的激励信号输入端的连接;导通所述移位寄存器的修复模块的输出端和所述移位寄存器的输出端的连接。一种显示装置,所述显示装置包含上述栅极驱动电路。在本专利技术的实施例中,由于移位寄存器包含具有将从自身的激励信号输入端接收的激励信号进行半个时钟周期的延迟后,从自身的输出端输出功能的修复模块,并且在移位寄存器与其包含的移位寄存器模块和修复模块之间设置了第一可连接链接和第二可连接链接,使得在移位寄存器中的实现移位功能的移位寄存器模块无效或出现故障时,可以利用第一和第二可连接链接的导通与断开功能来实现利用修复模块来代替移位寄存器模块,使得在GOA电路中一个移位寄存器出现故障或无效时,利用该移位寄存器中的修复模块仍旧可以正常进行工作,不影响后续移位寄存器的工作。附图说明图1为本专利技术实施例一中的移位寄存器的结构示意图;图2为本专利技术实施例二中的修复模块的电路图;图3为本专利技术实施例二中的移位寄存器模块的结构示意图;图4为本专利技术实施例二中的移位寄存器模块的电路结构示意图;图5为本专利技术实施例二中的移位寄存器的电路图;图6为本专利技术实施例二中的移位寄存器的扫描时序图;图7为本专利技术实施例三中的栅极驱动电路的结构示意图;图8为本专利技术实施例四中的一个移位寄存器中的移位寄存器模块被该移位寄存器中的修复模块替代的示意图。具体实施例方式下面结合说明书附图,对本专利技术实施例提供的一种移位寄存器、栅极驱动电路及其修复方法和显示装置的具体实施方式进行说明。实施例一如图1所示,为本专利技术实施例一中的一种移位寄存器10,所述移位寄存器10包括:第一可连接链接L1、第二可连接链接L2、激励信号输入端P100、输出端P101和第一时钟信号输入端(图1中未示出),以及移位寄存器模块21和修复模块22 ;所述移位寄存器模块21包括激励信号输入端P2ic1、输出端Pm和用于接收移位寄存器10的第一时钟信号输入端输入的时钟信号的第一时钟信号输入端(图1中未示出);所述修复模块22包括激励信号输入端P22。和输出端P221 ;其中:所述第一可连接链接LI设置于移位寄存器10的激励信号输入端P■、移位寄存器模块21的激励信号输入端P21tl和修复模块22的激励信号输入端P22tl之间,用于在移位寄存器模块21出现故障时,断开移位寄存器模块21的激励信号输入端P22tl和移位寄存器10的激励信号输入端P1CK1的连接,并且导通修复模块22的激励信号输入端P22tl和移位寄存器10的激励信号输入端Piw的连接;所述第二可连接链接L2设置于移位寄存器10的输出端P皿、移位寄存器模块的输出端Pm和修复模块的输出端Pm之间,用于在移位寄存器模块21出现故障时,导通修复模块22的输出端和移位寄存器10的输出端P皿的连接;所述移位寄存器模块21,用于根据从自身的激励信号输入端P21tl接收的激励信号,将从自身的第一时钟信号输入端输入的时钟信号从自身的输出端P211输出;所述修复模块22,用于在移位寄存器模块21出现故障时,将从自身的激励信号输入端P22tl接收的激励信号进行半个时钟周期的延迟后,从自身的输出端P221输出。由于激励信号和时钟信号均为半个时钟周期的脉冲信号,故修复模块输出的延时半个时钟周期的激励信号对栅线起到的驱动作用与时钟信号对栅线起到的驱动作用相同,因此,在上述移位寄存器模块21出现故障时,可以用上述修复模块22来替代。·需要说明的是,上述移位寄存器模块21可以是任一现有的移位寄存器,并且在移位寄存器模块没有出现故障时,通常的,Piqq和P21q是导通的,Piqi和P211是导通的,而Piqq和P220是断开的,P101和P221是断开的,故在图1中,在表示第一可连接链接LI时,用实线连接了 P1OO和P21O,用带有开口的圆圈的实线连接了 本文档来自技高网...

【技术保护点】
一种移位寄存器,其特征在于,所述移位寄存器包括:输出端、激励信号输入端和第一时钟信号输入端,第一可连接链接、第二可连接链接以及移位寄存器模块和修复模块;所述移位寄存器模块包括输出端、激励信号输入端和用于接收移位寄存器的第一时钟信号输入端输入的时钟信号的第一时钟信号输入端;所述修复模块包括输出端和激励信号输入端;其中:所述第一可连接链接设置于移位寄存器的激励信号输入端、移位寄存器模块的激励信号输入端和修复模块的激励信号输入端之间,用于在移位寄存器模块出现故障时,断开移位寄存器模块的激励信号输入端和移位寄存器的激励信号输入端的连接,并且导通修复模块的激励信号输入端和移位寄存器的激励信号输入端的连接;所述第二可连接链接设置于移位寄存器的输出端、移位寄存器模块的输出端和修复模块的输出端之间,用于在移位寄存器模块出现故障时,导通修复模块的输出端和移位寄存器的输出端的连接;所述移位寄存器模块,用于根据从自身的激励信号输入端接收的激励信号,将从自身的第一时钟信号输入端接收的时钟信号从自身的输出端输出;所述修复模块,用于在移位寄存器模块出现故障时,将从自身的激励信号输入端接收的激励信号进行半个时钟周期的延迟后,从自身的输出端输出。...

【技术特征摘要】

【专利技术属性】
技术研发人员:梁逸南
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1