基于FPGA的以太网组网装置制造方法及图纸

技术编号:8648146 阅读:158 留言:0更新日期:2013-04-28 04:41
本实用新型专利技术涉及网络技术领域,具体涉及一种组网装置。基于FPGA的以太网组网装置,包括一以太网接口,还包括一PHY芯片、FPGA芯片、serdes芯片、光模块,以太网接口连接PHY芯片,PHY芯片连接FPGA芯片,FPGA芯片连接serdes芯片,serdes芯片连接光模块。由于采用上述技术方案,本实用新型专利技术采用基于FPGA模式的以太网技术,具有可管理、可运维、方便维护的特点。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及网络
,具体涉及一种组网装置。
技术介绍
以太网是最广泛使用的网络标准之一。以太网因其NIC(网络接口卡)和HUB端口价格低廉、具有维护简单、易于扩充等优点,成为最受欢迎的网络技术之一。因此,在电信运营商的小区宽带以太接入系统方面,在一些行业内部联网,如电力行业、铁路行业、石油、政府部门等行业用户方面,由于数据是目前通信网络的主要业务,尤其是以TCP/IP为主的业务最多,因而采用以太网来组网的网络最为常用。目前最多是采用一般的二层以太网交换机来实现的。这样做,组网方便、价格低廉、成本较低。但也存在如下缺陷1)网络无法做到环网备份功能,不能做到电信级的自愈功能;2)网络安全性不强;3)网络流量较大,容易产生网络广播风暴,从而造成网络瘫痪;4)容易给病毒可乘之机;5)不能做到较强的可管理、运营级别的网络;6)端口隔离不能做到很安全的隔离,给用户信息泄露留下了隐患;7)用户端口状态不能控制和管理。
技术实现思路
本技术的目的在于,提供一种基于FPGA的以太网组网装置,解决以上技术问题。 本技术所解决的技术问题可以采用以下技术方案来实现基于FPGA的以太网组网装置,包括一以太网(FE)接口,其特征在于,还包括一 PHY芯片、FPGA芯片、serdes (串并转换器)芯片、光模块,所述以太网接口连接所述PHY芯片,所述PHY芯片连接所述FPGA芯片,所述FPGA芯片连接所述serdes芯片,所述serdes芯片连接所述光模块。本技术的FE信号从以太网接口通过PHY芯片后进入FPGA芯片,在FPGA芯片中将FE信号处理成并行信号进入serdes芯片,serdes芯片再将数据进行串并转换后发送到光模块,光模块进行电光转换后,最终将FE信号通过光纤发送出去。本技术中的PHY芯片的PHY是指OSI中的物理层,PHY芯片是用来在通讯两方传输信号前,与所连接的对端建立通路的一种器件。在本技术中PHY芯片用于将以太网接口发送的FE信号送入FPGA芯片中。所述以太网接口包括至少两个,所述PHY芯片包括至少两个,每个所述以太网接口连接一个所述PHY芯片,至少两个所述PHY芯片分别连接所述FPGA芯片。所述以太网接口与所述FPGA芯片之间分别通过一通道选择开关连接。所述通道选择开关可以设置在所述以太网接口与PHY芯片之间,也可以设置在所述PHY芯片与所述FPGA芯片之间。优选所述以太网接口采用四个,所述PHY芯片采用四个,每个所述以太网接口连接一个所述PHY芯片;所述光模块采用两个。4路FE信号通过PHY芯片后进入FPGA芯片,在FPGA芯片中将4路FE信号处理成I组16路的并行信号进入serdes芯片,serdes芯片再将这16路数据进行串并转换后发送到一个光模块,此光模块进行电光转换后,最终将4路FE信号通过光纤发送出去。另一个光模块用于接收外部光纤发送的光信号,通过逆过程将光信号转换成EF信号。所述以太网接口可以采用RJ45接口。本技术的以太网接口遵循IEEE 802.3、IEEE802. 3u标准,其传输速率为100Mbps,传输距离为IOOm (5类缆)。所述光模块可以采用双纤光模块,也可以采用单纤双向光模块。本技术当采用单纤双向光光模块时,单根光纤同时完成收发功能。本技术的光模块支持热插拔。还包括一通信接口,所述通信接口分别连接所述FPGA芯片的信号输入端、信号输出端。所述通信接口分别连接所述serdes芯片的信号输入端、信号输出端。通过所述通信接口以实现FPGA芯片的内环回和serdes芯片的内环回,供调测人员调测使用。通过通信接口也可以对本技术进行故障的排测。为了识别本技术是对FPGA芯片或serdes芯片的内环回,本技术可以采用开关选择内环回所述通信接口通过第一开关连接所述serdes芯片,所述通信接口通过一第二开关连接所述FPGA芯片。所述通信接口可以采用RS232接口。所述通信接口还可以通过一第三开关分别连接所述光模块的信号输入端、信号输出端。以便光模块也 实现内环回的目的。所述通信接口与所述serdes芯片之间还可以连接一环回指示灯。还包括一 JTAG接口,所述JTAG接口连接所述FPGA芯片。本技术通过JTAG接口对FPGA芯片进行参数的配置和软件的烧写。还包括一复位开关,所述复位开关分别连接所述FPGA芯片的复位端、所述serdes芯片的复位端。通过复位开关对FPGA芯片和serdes芯片进行复位。所述通道选择开关可以采用拨码开关。所述第一开关、第二开关、第三开关也可以采用拨码开关。还包括一用于供电的电源模块,所述电源模块连接一电源指示灯。所述电源模块采用一电源适配器,所述电源适配器的输出端为5V的直流电流。有益效果由于采用上述技术方案,本技术采用基于FPGA模式的以太网技术,具有可管理、可运维、方便维护的特点。本技术不同于传统的以太交换机的方式,本技术的用户数据的转发、互通完全由网管来控制实现,完全能满足以太网的控制和管理需求。附图说明图1为本技术的外部结构示意图;图2为本技术内部连接示意图。具体实施方式为了使本技术实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合具体图示进一步阐述本技术。参照图1、图2,基于FPGA的以太网组网装置,包括一以太网接口 1,还包括一 PHY芯片2、FPGA芯片3、serdes芯片4、光模块5,以太网接口 I连接PHY芯片2,PHY芯片2连接FPGA芯片3,FPGA芯片3连接serdes芯片4,serdes芯片4连接光模块5。本技术的FE信号从以太网接口 I通过PHY芯片2后进入FPGA芯片3,在FPGA芯片3中将FE信号处理成并行信号进入serdes芯片4,serdes芯片4再将数据进行串并转换后发送到光模块5,光模块5进行电光转换后,最终将FE信号通过光纤发送出去。本技术中的PHY芯片2的PHY是指OSI中的物理层,PHY芯片2是用来在通讯两方传输信号前,与所连接的对端建立通路的一种器件。在本技术中PHY芯片2用于将以太网接口 I发送的FE信号送入FPGA芯片3中。以太网接口 I包括至少两个,PHY芯片2包括至少两个,每个以太网接口 I连接一个PHY芯片2,至少两个PHY芯片2分别连接FPGA芯片3。每个以太网接口 I与FPGA芯片3之间分别通过一通道选择开关连接。通道选择开关可以设置在以太网接口 I与PHY芯片2之间,也可以设置在PHY芯片2与FPGA芯片3之间。参照图2,优选以太网接口 I采用四个,PHY芯片2采用四个,每个以太网接口 I连接一个PHY芯片2。光模块5采用两个。4路FE信号通过PHY芯片2后进入FPGA芯片3,在FPGA芯片3中将4路FE信号处理成I组16路的并行信号进入serdes芯片4,serdes芯片4再将这16路数据进行串并转换后发送到一个光模块5,此光模块5进行电光转换后,最终将4路FE信号通过光纤发送出去。另一个光模块5用于接收外部光纤发送的光信号,通过逆过程将光信号转换成EF信号。以太网接口 I可以采用RJ45接口。本技术的以太网接口 I遵循IEEE 802.3、IEEE802. 3u标准,其传本文档来自技高网...

【技术保护点】
基于FPGA的以太网组网装置,包括一以太网接口,其特征在于,还包括一PHY芯片、FPGA芯片、serdes芯片、光模块,所述以太网接口连接所述PHY芯片,所述PHY芯片连接所述FPGA芯片,所述FPGA芯片连接所述serdes芯片,所述serdes芯片连接所述光模块。

【技术特征摘要】
2012.07.17 CN 201220346585.91.基于FPGA的以太网组网装置,包括一以太网接口,其特征在于,还包括一PHY芯片、FPGA芯片、serdes芯片、光模块,所述以太网接口连接所述PHY芯片,所述PHY芯片连接所述FPGA芯片,所述FPGA芯片连接所述serdes芯片,所述serdes芯片连接所述光模块。2.根据权利要求1所述的基于FPGA的以太网组网装置,其特征在于,所述以太网接口包括至少两个,所述PHY芯片包括至少两个,每个所述以太网接口连接一个所述PHY芯片,至少两个所述PHY芯片分别连接所述FPGA芯片。3.根据权利要求2所述的基于FPGA的以太网组网装置,其特征在于,所述以太网接口与所述FPGA芯片之间分别通过一通道选择开关连接。4.根据权利要求3所述的基于FPGA的以太网组网装置,其特征在于,所述以太网接口采用四个,所述PHY芯片采用四个,每个所述以太网接口连接一个所述PHY芯片; 所述光模块采用两个。5.根据权利要求1所述的基于FPGA...

【专利技术属性】
技术研发人员:姚兵丽
申请(专利权)人:上海瑶视通讯科技有限公司
类型:实用新型
国别省市:

相关技术
    暂无相关专利
网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1