防止电子系统数据传输紊乱的设备技术方案

技术编号:8648114 阅读:182 留言:0更新日期:2013-04-28 04:40
一种防止电子系统数据传输紊乱的设备,经由内置ARM处理芯片同所述的ARM处理芯片通信导通的通信协议不兼容触发中断器的中断信号控制器,ARM处理芯片内设置不兼容通信数据高速缓存。不会引发通信数据在接收方出现紊乱而导致通信信息不清楚解析数据包出错的问题。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及电子
,特别涉及一种防止电子系统数据传输紊乱的设备
技术介绍
现在在电子系统数据传输过程内,由于电子系统内各种设备之间采用的通信信息不一致,但是为了满足实时通信传输的需求,往往就不顾通信信息的不一致而进行单纯的传输,这样极易引发通信数据在接收方出现紊乱,导致通信信息不清楚解析数据包出错的问题。
技术实现思路
本技术提供一种防止电子系统数据传输紊乱的设备,经由内置ARM处理芯片同所述的ARM处理芯片通信导通的通信协议不兼容触发中断器的中断信号控制器,ARM处理芯片内设置不兼容通信数据高速缓存。不会引发通信数据在接收方出现紊乱而导致通信信息不清楚解析数据包出错的问题。为实现上述目的,本技术的技术方案为一种防止电子系统数据传输紊乱的设备,内置ARM处理芯片I同所述的ARM处理芯片I通信导通的通信协议不兼容触发中断器的中断信号控制器2,ARM处理芯片I内设置不兼容通信数据高速缓存3。经由内置ARM处理芯片I同所述的ARM处理芯片I通信导通的通信协议不兼容触发中断器的中断信号控制器2,ARM处理芯片I内设置不兼容通信数据高速缓存3。不会引发通信数据在接收方出现紊乱而导致通信信息本文档来自技高网...

【技术保护点】
一种防止电子系统数据传输紊乱的设备,内置ARM处理芯片(1)同所述的ARM处理芯片(1)通信导通的通信协议不兼容触发中断器的中断信号控制器(2),其特征在于ARM处理芯片(1)内设置不兼容通信数据高速缓存(3)。

【技术特征摘要】
1. 一种防止电子系统数据传输紊乱的设备,内置ARM处理芯片(I)同所述的ARM处理芯片(I)通信导通的通信协...

【专利技术属性】
技术研发人员:任小勇
申请(专利权)人:陕西子竹电子有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1