一种简化两线式串行数据总线传输方法技术

技术编号:8626035 阅读:217 留言:0更新日期:2013-04-25 23:08
本发明专利技术公开一种简化两线式串行数据总线传输方法,其主要包括传输启动阶段、读写操作模式设置阶段、从器件片选地址设置阶段、数据空间起始寻址地址设置阶段、数据传输长度设置阶段和数据传输阶段;本SSIC总线传输协议结构简单、使用灵活、可广泛应用数字系统可编程逻辑器件和数字器件设计中。SSIC总线传输协议可用来连接微处理器与对IO数量敏感的外围设备,以微处理器作为主控制器,将多个芯片连接到同一总线结构中,实现一主多从变长度高速数据传输。

【技术实现步骤摘要】

本专利技术涉及总线传输领域,具体涉及。
技术介绍
I2C(Inter-1ntegrated Circuit)总线协议由Philips半导体公司(现更名为NXP)在上世纪八十年代初开发出来的,I2C串行数据总线由双向的数据线SDA和时钟线SCL组成。总线的运行(数据传输)由主机通常是微处理器控制。I2C总线数据传输过程一般为开始-器件地址-ACK (应答)-子地址-ACK-数据-ACK-结束。I2C允许多个主器件工作在同一总线上,所有主器件均采用同一时钟进行传输,多个主器件可以通过数据仲裁决定总线使用权,避免数据破坏。对于数字器件功能模块构建,I2C总线的传输,总线仲裁功能和数据传输开始状态产生和数据传输结束后响应状态产生必然会带来更多的数字逻辑资源消耗,更不利于提高总线上数据传输效率。SPI (Serial Peripheral Interface)串行数据总线传输协议基于四线制串行数据总线接口,为主/从结构,四线信号分别为串行时钟(SCLK)、主出从入(MOSI)、主入从出(MISO)和从选(SS)信号。主器件为时钟提供者,可发起读从器件或写从器件操作。这时主器件将与一个从器件进行对话。当总线上存在多个从器件时,要发起一次传输,主器件将把该从器件选择线拉低,然后分别通过MOSI和MISO线启动数据发送或接收。每个从器件需要一个单独的从选择信号。总信号数最终为n+3个,其中η是总线上从器件的数量。当多个从器件位于该总线上时,必然导致过多的信号线资源。
技术实现思路
本专利技术所要解决的技术问题是提供,具有结构简单和使用灵活的特点。为解决上述问题,本专利技术是通过以下方案实现的,包括如下步骤①传输启动阶段在进行数据传输之前,主控制器首先产生启动传输状态,通知该串行数据总线上的所有从器件即将开始一次新的数据传输过程,同时从器件也利用启动传输状态的电平信号进行自身的初始化;此时,串行数据总线的串行时钟信号线保持为高电平,串行双向数据信号线产生由高电平到低电平的跳变。②读写操作模式设置阶段在紧随启动传输状态之后该串行数据总线进入器件读写方向选择;主控制器输出至串行数据总线的第IBit为读写选择位;当读写选择位为I时,由主控制器从被选定器件读出数据;读写选择位为O时,由主控制器向被选定器件写入数据。③从器件片选地址设置阶段完成读写方向选择后该串行数据总线进入器件硬件片选地址定位,从器件在接收到的从器件片选位数据中解析出从器件片选位与硬件设置地址匹配,匹配成功则激活,否则处于待机检测状态,保持输入输出高阻态,等待下一次总线传输过程;主控制器输出至串行数据总线的读写选择位后的至少4Bit为从器件片选位;在读写选择位后的4bit为0000 1110时,从器件片选位为这4bit,并由这4Bit表示寻址范围为O 14;当读写选择位后的4bit为1111时,从器件片选位扩展为8Bit,并由这8Bit表示寻址范围为O 254 ;当读写选择位后的SBit为11111111时,从器件片选位扩展为12Bit,并由这12Bit表示寻址范围为O 4094 ;更长的从器件片选位按此依次递增4Bit类推;理论上可以无限制扩展。④数据空间起始寻址地址设置阶段从器件在完成硬件地址匹配激活后,进入数据空间起始寻址地址设置阶段。本阶段用于主控制器对从器件设置读写数据空间的起始操作地址位置,即后续数据的读写操作从本次设置地址开始以字节为单位累加。主控制器输出至串行数据总线的,从器件片选位后的至少4Bit为数据空间起始寻址位;在从器件片选位后的4bit为0000 1110时,数据空间起始寻址位为这4bit,并由这4Bit表示寻址范围为O 14;当从器件片选位后的4bit为1111时,数据空间起始寻址位扩展为8Bit,并由这8Bit表示寻址范围为O 254 ;当从器件片选位后的8Bit为11111111时,数据空间起始寻址位扩展为12Bit,并由这12Bit表示寻址范围为O 4094 ;更长的数据空间起始寻址位按此依次递增4Bit类推;理论上可以无限制扩展。⑤数据传输长度设置阶段在完成数据空间起始地址寻址地址设置之后,进入数据传输长度设置阶段。本阶段用于主控制器告知从器件后续读写操作需要传输的字节长度。主控制器输出至串行数据总线的,数据空间起始寻址位后的至少4Bit为数据传输长度指示位;在数据空间起始寻址位后的4Bit为0001 1111时,数据传输长度指示位为这4Bit,并由这4Bit表示后续数据传输长度范围为I 15;当数据空间起始寻址位后的4Bit为0000时,数据传输长度指示位扩展为8Bit,并由后续扩展的SBit表示后续数据传输长度范围为I 255 ;当数据空间起始寻址位后的8Bit为00000000时,数据传输长度指示位扩展为12Bit,并由这12Bit表示后续数据传输长度范围为I 4094 ;更长的数据传输长度指示位依此递增4Bit类推;理论上可以无限制扩展。⑥数据传输阶段在完成读写方向选择、器件硬件片选地址定位、数据空间起始寻址和传输数据长度设置之后,该串行数据总线进入数据传输模式;此时,从器件根据对内部寄存器地址空间进行定位读取或写入传输数据内容,根据相应从器件寻址范围不同表示寄存器地址字节的长度作相应变化;在向从器件写入或读出设置模式中设定的数据长度后,从器件和主器件均结束传输,后续数据和时钟均做无效处理。与现有技术相比,本专利技术提出了一种全新的两线式串行数据总线传输协议,即简化两线式串行数据(SSIC)总线传输协议。该SSIC总线传输协议结构简单、使用灵活、可广泛应用数字系统可编程逻辑器件和数字器件设计中。SSIC总线传输协议可用来连接微处理器与对IO数量敏感的外围设备,以微处理器作为主控制器,将多个芯片连接到同一总线结构中,实现一主多从变长度高速数据传输。附图说明图1为SSIC总线启动传输时序示意图。图2a)为SSIC总线读入操作模式选择位时序示意图。图2b)为SSIC总线读出操作模式选择位时序示意图。图3a)为SSIC总线4bit从器件片选地址设置时序示意图。图3b)为SSIC总线12bit从器件片选地址设置时序示意图。图4a)为SSIC总线4bit数据空间起始寻址地址设置时序示意图。图4b)为SSIC总线12bit数据空间起始寻址地址设置时序示意图。图5a)为SSIC总线4bit数据传输长度设置时序示意图。图5b)为SSIC总线12bit数据传输长度设置时序示意图。图6a)为SSIC总线4bit数据传输时序示意图(从指定从器件读出数据)。图6b)为SSIC总线12bit数据传输时序示意图(向指定从器件写入数据)。具体实施例方式一种简化两线式串行数据总线由两根信号线组成,即串行时钟信号线SCK和串行双向数据信号线SDA。SCK和SDA信号线由可实现三态(高电平、低电平、高阻态)逻辑门组成,从而可实现多器件线与逻辑,兼容不同的逻辑电平。串行时钟信号线SCK由主控制器产生,相对于主控制器来说为单向输出接口。串行双向数据信号线SDA为双向总线。上述结构的串行数据总线所实现的,包括如下步骤①启动传输在进行数据传输之前,主控制器首先产生启动传输状态,通知该串行数据总线上的所有从器件即将开始一次新的数据传输过程,同时从器件也利用启动传输状态本文档来自技高网...

【技术保护点】
一种简化两线式串行数据总线传输方法,其特征是包括如下步骤:①传输启动阶段:在进行数据传输之前,主控制器首先产生启动传输状态,通知该串行数据总线上的所有从器件即将开始一次新的数据传输过程,同时从器件也利用启动传输状态的电平信号进行自身的初始化;此时,串行数据总线的串行时钟信号线保持为高电平,串行双向数据信号线产生由高电平到低电平的跳变;②读写操作模式设置阶段:在紧随启动传输状态之后该串行数据总线进入器件读写方向选择;主控制器输出至串行数据总线的第1Bit为读写选择位;当读写选择位为1时,由主控制器从被选定器件读出数据;读写选择位为0时,由主控制器向被选定器件写入数据;③从器件片选地址设置阶段:完成读写方向选择后该串行数据总线进入器件硬件片选地址定位,从器件在接收到的从器件片选位数据中解析出从器件片选位与硬件设置地址匹配,匹配成功则激活,否则处于待机检测状态,保持输入输出高阻态,等待下一次总线传输过程;主控制器输出至串行数据总线的读写选择位后的至少4Bit为从器件片选位;在读写选择位后的4bit为0000~1110时,从器件片选位为这4bit,并由这4Bit表示寻址范围为0~14;当读写选择位后的4bit为1111时,从器件片选位扩展为8Bit,并由这8Bit表示寻址范围为0~254;当读写选择位后的8Bit为11111111时,从器件片选位扩展为12Bit,并由这12Bit表示寻址范围为0~4094;更长的从器件片选位按此依次递增4Bit类推;④数据空间起始寻址地址设置阶段:从器件在完成硬件地址匹配激活后,进入数据空间起始寻址地址设置阶段;本阶段用于主控制器对从器件设置读写数据空间的起始操作地址位置,即后续数据的读写操作从本次设置地址开始以字节为单位累加;主控制器输出至串行数据总线的,从器件片选位后的至少4Bit为数据空间起始寻址位;在从器件片选位后的4bit为0000~1110时,数据空间起始寻址位为这4bit,并由这4Bit表示寻址范围为0~14;当从器件片选位后的4bit为1111时,数据空间起始寻址位扩展为8Bit,并由这8Bit表示寻址范围为0~254;当从器件片选位后的8Bit为11111111时,数据空间起始寻址位扩展为12Bit,并由这12Bit表示寻址范围为0~4094;更长的数据空间起始寻址位按此依次递增4Bit类推;⑤数据传输长度设置阶段:在完成数据空间起始地址寻址地址设置之后,进入数据传输长度设置阶段;本阶段用于主控制器告知从器件后续读写操作需要传输的字节长度;主控制器输出至串行数据总线的,数据空间起始寻址位后的至少4Bit 为数据传输长度指示位;在数据空间起始寻址位后的4Bit为0001~1111时,数据传输长度指示位为这4Bit,并由这4Bit表示后续数据传输长度范围为1~15;当数据空间起始寻址位后的4Bit为0000时,数据传输长度指示位扩展为8Bit,并由后续扩展的8Bit表示后续数据传输长度范围为1~255;当数据空间起始寻址位后的8Bit为00000000时,数据传输长度指示位扩展为12Bit,并由这12Bit表示后续数据传输长度范围为1~4094;更长的数据传输长度指示位依此递增4Bi?t类推;⑥数据传输阶段:在完成读写方向选择、器件硬件片选地址定位、数据空间起始寻址和传输数据长度设置之后,该串行数据总线进入数据传输模式;此时,从器件根据对内部寄存器地址空间进行定位读取或写入传输数据内容,根据相应从器件寻址范围不同表示寄存器地址字节的长度作相应变化;在向从器件写入或读出设置模式中设定的数据长度后,从器件和主器件均结束传输,后续数据和时钟均做无效处理。...

【技术特征摘要】
1.一种简化两线式串行数据总线传输方法,其特征是包括如下步骤 ①传输启动阶段在进行数据传输之前,主控制器首先产生启动传输状态,通知该串行数据总线上的所有从器件即将开始一次新的数据传输过程,同时从器件也利用启动传输状态的电平信号进行自身的初始化;此时,串行数据总线的串行时钟信号线保持为高电平,串行双向数据信号线产生由高电平到低电平的跳变; ②读写操作模式设置阶段在紧随启动传输状态之后该串行数据总线进入器件读写方向选择;主控制器输出至串行数据总线的第IBit为读写选择位;当读写选择位为I时,由主控制器从被选定器件读出数据;读写选择位为O时,由主控制器向被选定器件写入数据; ③从器件片选地址设置阶段:完成读写方向选择后该串行数据总线进入器件硬件片选地址定位,从器件在接收到的从器件片选位数据中解析出从器件片选位与硬件设置地址匹配,匹配成功则激活,否则处于待机检测状态,保持输入输出高阻态,等待下一次总线传输过程; 主控制器输出至串行数据总线的读写选择位后的至少4Bit为从器件片选位;在读写选择位后的4bit为OOOO 1110时,从器件片选位为这4bit,并由这4Bit表示寻址范围为O 14 ;当读写选择位后的4bit为1111时,从器件片选位扩展为8Bit,并由这SBit表示寻址范围为O 254 ;当读写选择位后的8Bit为11111111时,从器件片选位扩展为12Bit,并由这12Bit表示寻址范围为O 4094 ;更长的从器件片选位按此依次递增4Bit类推; ④数据空间起始寻址地址设置阶段从器件在完成硬件地址匹配激活后,进入数据空间起始寻址地址设置阶段;本阶段用于主控制器对从器件设置读写数据空间的起始操作地址位置,即后续数据的读写操作从本次设置地址开始以字节为单位累加; 主控制器输出至串行数据总线的,从器件片...

【专利技术属性】
技术研发人员:刘争红郑霖符杰林李晓记樊孝明仇洪冰林基明
申请(专利权)人:桂林电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1