【技术实现步骤摘要】
本专利技术涉及显示
,尤其涉及移位寄存器及其工作方法、栅极驱动装置、显示装置。
技术介绍
液晶显示产品广泛应用于生产生活的各个领域,在进行显示时,液晶显示器通过驱动电路来驱动液晶面板中的各个像素进行显示。液晶显示器的驱动电路主要包括栅极驱动电路和数据驱动电路。其中,数据驱动电路用于将输入的数据及时钟信号定时顺序锁存并将锁存的数据转换成模拟信号后输入到液晶面板的数据线。栅极驱动电路用于将时钟信号经过移位寄存器(Shift Register, SR)转换成开启/断开电压,分别输出到液晶面板的各条栅线上。其中,同一时刻仅有一个移位寄存器输出为开启电压,即仅有一行像素对应的栅线上的电压为开启电压,其余各行像素对应的栅线上的电压均为断开电压,从而使该时刻的数据信号由所述数据驱动电路仅输入至该行像素。下一时刻,下一级移位寄存器输出扫描信号以使下一行像素所对应的栅线上的电压为开启电压,其余各行像素对应的栅线上的电压均为断开电压。以此类推,从而完成对液晶面板中像素的逐行扫描。上述开启电压在各行之间轮转,也称为扫描信号。扫描信号在液晶面板的各行之间扫描,其扫描方向既可以从上到下、也可以从下到上,从而使显示的图像相对于显示器具有不同的朝向。上述结构中,移位寄存器将时钟信号转化为扫描信号的主要方法是响应于上一级移位寄存器的扫描信号的输出,将本级移位寄存器的时钟信号作为扫描信号输出,同时本级扫描信号一方面回传给上一级移位寄存器以使上一级移位寄存器复位,另一方面输入至下一级移位寄存器作为下一级的第一输入信号。以此类推,各级移位寄存器依次输出扫描信号。然而,众所周知,时钟信号 ...
【技术保护点】
一种移位寄存器,其特征在于,包括:第一输入单元、时钟控制单元、第二输入单元、反向单元、下拉单元以及第一电平选择单元、第二电平选择单元、第三电平选择单元;所述第一输入单元,分别连接第一输入信号、所述第一电平选择单元、所述第二输入单元,其中所述第一输入单元与所述第二输入单元相连的节点为上拉节点,所述第一输入单元用于控制所述上拉节点的电位;所述时钟控制单元,其第一端连接所述上拉节点、第二端连接时钟信号、第三端连接所述下拉单元,其中,所述时钟控制单元的第三端为所述移位寄存器的输出端,所述时钟控制单元用于控制所述时钟信号是否传输到所述移位寄存器的输出端;所述第二输入单元,分别连接第二输入信号、所述第二电平选择单元、所述上拉节点,所述第二输入单元用于控制所述上拉节点的电位;所述反向单元,分别连接所述第三电平选择单元、低电平信号端、所述上拉节点、所述下拉单元,其中所述反向单元与所述下拉单元相连的节点为下拉节点,所述反向单元用于使所述上拉节点的电压和所述下拉节点的电压高低相反;所述下拉单元,分别连接所述上拉节点、所述下拉节点、所述低电平信号端、所述第一输入信号、所述第二输入信号、所述移位寄存器的输出端 ...
【技术特征摘要】
1.一种移位寄存器,其特征在于,包括第一输入单元、时钟控制单元、第二输入单元、反向单元、下拉单元以及第一电平选择单元、第二电平选择单元、第三电平选择单元; 所述第一输入单元,分别连接第一输入信号、所述第一电平选择单元、所述第二输入单元,其中所述第一输入单元与所述第二输入单元相连的节点为上拉节点,所述第一输入单元用于控制所述上拉节点的电位; 所述时钟控制单元,其第一端连接所述上拉节点、第二端连接时钟信号、第三端连接所述下拉单元,其中,所述时钟控制单元的第三端为所述移位寄存器的输出端,所述时钟控制单元用于控制所述时钟信号是否传输到所述移位寄存器的输出端; 所述第二输入单元,分别连接第二输入信号、所述第二电平选择单元、所述上拉节点,所述第二输入单元用于控制所述上拉节点的电位; 所述反向单元,分别连接所述第三电平选择单元、低电平信号端、所述上拉节点、所述下拉单元,其中所述反向单元与所述下拉单元相连的节点为下拉节点,所述反向单元用于使所述上拉节点的电压和所述下拉节点的电压高低相反; 所述下拉单元,分别连接所述上拉节点、所述下拉节点、所述低电平信号端、所述第一输入信号、所述第二输入信号、所述移位寄存器的输出端,用于拉低所述移位寄存器的输出端的电压; 所述第一电平选择单元,连接于所述第一输入单元,用于选择将低电平信号端或高电平信号端连接于所述第一输入单元; 所述第二电平选择单元,连接于所述第二输入单元,用于选择将低电平信号端或高电平信号端连接于所述第二输入单元; 所述第一电平选择单元和所述第二电平选择单元分别使接入所述第一输入单元的电平与接入所述第二输入单元的电平高低相反; 所述第三电平选择单元,连接于所述反向单元,用于选择将低电平信号端或高电平信号端连接于所述反向单元。2.根据权利要求1所述的移位寄存器,其特征在于, 所述第一输入单元包括第一薄膜晶体管,其栅极连接所述第一输入信号,漏极连接所述第一电平选择单元,源极连接所述上拉节点。3.根据权利要求1所述的移位寄存器,其特征在于, 所述时钟控制单元包括第三薄膜晶体管,其栅极连接所述上拉节点,源极连接所述时钟信号,漏极为所述移位寄存器的输出端。4.根据权利要求1所述的移位寄存器,其特征在于,所述第二输入单元包括第二薄膜晶体管,其中,所述第二薄膜晶体管的栅极连接所述第二输入信号,漏极连接所述上拉节点,源极连接所述第二电平选择单元。5.根据权利要求1至4中任一项所述的移位寄存器,其特征在于,所述反向单元包括第七薄膜晶体管和第八薄膜晶体管,其中,所述第七薄膜晶体管的栅极和漏极连接在一起、连接所述第三电平选择单元,源极连接所述下拉节点;所述第八薄膜晶体管的栅极连接所述上拉节点,漏极连接所述下拉节点,源极连接所述低电平信号端。6.根据权利要求5所述的移位寄存器,其特征在于,所述第三电平选择单元使高电平信号端接入所述反向单元。7.根据权利要求6所述的移位寄存器,其特征在于,所述下拉单元包括第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管和第九薄膜晶体管,其中,所述第四薄膜晶体管,其栅极连接所述第二输入信号,漏极连接所述输出端,源极连接所述低电平信号端,所述第五薄膜晶体管,其栅极连接所述第一输入信号,漏极连接所述输出端,源极连接所述低电平信号端;所述第六薄膜晶体管,其栅极连接所述下拉节点,漏极连接所述输出端,源极连接所述低电平信号端;所述第九薄膜晶体管,其栅极连接所述下拉节点,漏极连接所述上拉节点,源极连接所述低电平信号端。8.根据权利要求1至4中任一项所述的移位寄存器,其特征在于,所述反向单元包括第一反向模块和第二反向模块,所述第一反向模块和所述第二反向模块分别与所述上拉节点相连;所述第一反向模块与所述下拉单元相连的节点为第一下拉节点,所述第二反向模块与所述下拉单元相连的节点为第二下拉节点,所述第一反向模块分别连接所述第三电平选择单元、所述第一...
【专利技术属性】
技术研发人员:谷晓芳,马睿,胡明,
申请(专利权)人:京东方科技集团股份有限公司,合肥京东方光电科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。