【技术实现步骤摘要】
本专利技术有关于多相位时钟信号产生器、使用多相位时钟信号产生器的信号相位调整回路以及多相位信号产生方法,特别有关于包含环状相位偏移回路的多相位时钟信号产生器、使用多相位时钟信号产生器的信号相位调整回路以及多相位信号产生方法。
技术介绍
电子装置(例如双倍速率存储器、DDR RAM)常常需要各种相位的时钟信号来执行不同的功能,此时通常会利用一多相位时钟信号产生器来产生所需要的多相位时钟信号。 然而,相关技术中的多相位时钟信号产生器或是多相位时钟信号产生方法通常需要较大的电路面积或是复杂的设计。举例来说,使用正交(quadrature)的振荡器的正交PLL(Phase Locked Loop,相位锁相回路)可用以产生多相位时钟信号。然而,正交振荡器的频率由电压所控制而且对供应电压的噪声非常敏感。此外,正交振荡器的频率并非由外部时钟频率来控制。而且,这种结构需要较大的电路面积以及高电能消耗。除此之外,亦可控制使用了延迟链电路的模拟多相位产生器来产生多相位时钟信号,此延迟链电路通常由一电荷泵(charge pump)所控制。然而,这种结构亦需要较大的电路面积以及高电能消 ...
【技术保护点】
一种多相位时钟信号产生器,其特征是,包含:一环形相位偏移回路,具有多个输出端以及相位偏移单元,用以使一输入时钟信号产生相位偏移以产生具有不同相位的输出时钟信号,其中所述输出时钟信号分别在相位偏移单元间的不同输出端输出。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:马炎涛,
申请(专利权)人:南亚科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。