当前位置: 首页 > 专利查询>南通大学专利>正文

基于可逆逻辑的BCD码十进制计数器制造技术

技术编号:8302197 阅读:392 留言:0更新日期:2013-02-07 07:05
本发明专利技术公开了一种基于可逆逻辑的BCD码十进制计数器。本发明专利技术先用一个FRG门和一个FG门级联成一个可逆D触发器;用一个FRG门,一个NOT和一个可逆D触发器构造出成一个可逆的JK触发器;最后用四个可逆JK触发器,一个F5门,两个TOF门,两个FG门和一个NG门级联成一个可逆的BCD码同步十进制计数器;用四个可逆的JK触发器,两个F3门,两个FG门和一个TOF门构造出一个可逆的BCD码异步十进制计数器。本发明专利技术具有降低系统能耗的优点。

【技术实现步骤摘要】

本专利技术涉及信息
的低功耗组合逻辑电路设计,特别涉及一种低功耗的 B⑶码十进制计数器。
技术介绍
计数器是最常用的时序电路之一,不仅可以用于对脉冲计数,还可以用于分频、定时、产生节拍脉冲以及其他时序信号。二进制计数器具有电路结构简单、运算方便等特点, 但是日常生活中所接触的大部分都是十进制数,特别是当二进制数的位数较多时,阅读非常困难,有必要设计十进制计数器。但传统的十进制计数器是不可逆的,存在信息位的丢失,能耗较大。Landauer已证实,由与门、异或门等这些不可逆的传统逻辑门构造的电路在运行过程中,不可避免的会产生能量的损耗。因为在计算过程中,每比特信息的丢失会消耗 Γ*1ιι2焦耳的能量,其中it是波尔茨曼常量,Γ是绝对温度。尽管与其它形式的能耗相比, ST*lii2是一个非常小的量,但在计算中消耗的总能量同信息丢失的个数是成正比。也就是说,随着信息丢失个数的增加,能耗也随之增加,所以在进行低能耗电路设计时,这一能耗不能忽视。
技术实现思路
本专利技术的目的是为了克服以上的不足,提供一种可以大大降低系统能耗的基于可逆逻辑的BCD码十进制计数器。本专利技术的目的通过以下技本文档来自技高网...

【技术保护点】
一种基于可逆逻辑的BCD码同步十进制计数器,其特征在于:所述基于可逆逻辑的BCD码同步十进制计数器由四个可逆JK触发器、一个F5门、两个TOF门、两个FG门和一个NG门级联而成,四个可逆JK触发器的输入向量,分别是(C,1,1),(C,????????????????????????????????????????????????,),(C,,),(C,,);四个可逆JK触发器输出变量分别是(C,g0,),(C,g1,),(C,g2,),(C,g3,);将第一个可逆JK触发器J0和K0输入端置1;将F5门的其中一个输出端级联至第二个可逆JK触发器的K1端;将Q3输出端级联至FG门的第一个输入端...

【技术特征摘要】

【专利技术属性】
技术研发人员:管致锦张海豹鹿玉程学云何金凤鲁灿钢王伟孟春晨马敬超
申请(专利权)人:南通大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利