用于准循环低密度奇偶校验码的再定址解码器与解码方法技术

技术编号:7900448 阅读:194 留言:0更新日期:2012-10-23 05:57
本发明专利技术提供一种再定址解码器,用于解码准循环编码,包含一存储器、一控制器以及多个平行处理器。该存储器储存一准循环编码矩阵,该准循环编码矩阵包含多个子矩阵,各子矩阵具有一对应地址。该控制器再定址各子矩阵为多个分割矩阵,并至少定义这些分割矩阵至一第一地址群以及一第二地址群。该控制器将对应该第一地址群的这些分割矩阵以及对应该第二地址群的这些分割矩阵分别传送至这些平行处理器进行除错演算。

【技术实现步骤摘要】

【技术保护点】
一再定址解码器,应用于准循环低密度奇偶校验码的解码,包含:一存储器,储存一准循环编码矩阵,该准循环编码矩阵包含多个子矩阵,各子矩阵具有一对应地址;一控制器,再定址各子矩阵为多个分割矩阵,并定义这些分割矩阵至一第一地址群或一第二地址群内;以及多个平行处理器,耦接于该控制器,对定义于该第一地址群的这些分割矩阵以及定义于该第二地址群的这些分割矩阵进行除错演算,以产生一第一除错结果以及一第二除错结果,这些平行处理器的总数与定义于该第一地址群的这些分割矩阵的总数或定义于该第二地址群的这些分割矩阵的总数间为整数比例关系。

【技术特征摘要】

【专利技术属性】
技术研发人员:顾育先林东昇童泰来
申请(专利权)人:晨星软件研发深圳有限公司晨星半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1