均衡器与均衡方法技术

技术编号:7789192 阅读:162 留言:0更新日期:2012-09-21 23:33
本发明专利技术提供一种用以均衡由传送端的截线所造成的信号反射的均衡器与相关方法。该均衡器包含一求和装置与一延迟装置。该求和装置用来将一反馈延迟信号与该输入信号相加来产生一均衡后信号。该延迟装置偶接于该求和装置,并且用于延迟该均衡后信号以产生一反馈延迟信号。其中,该延迟装置具有一可变延迟时间,以及该可变延迟时间为该输入信号的一位时间的非整数倍。

【技术实现步骤摘要】

本专利技术关于信号处理,尤指利用可变延迟时间来減少高速数据传输系统中的截线效应的均衡器以及相关方法。
技术介绍
请參考图1,传输系统100包含有一传送端110以及ー接收端120,其中传送端110与接收端120通过一传输导线115而稱接。传送端110包含有一传送器114,且传送器114可能设置于一印刷电路板上,该印刷电路板上设置有一连接器(未示出)。连接器用以连接传输导线115以及通过该印刷电路板上的走线(trace)而耦接至传送器114。正常来说,信号由传送器114输出,并且通过印刷电路板上的走线116以及传输导线115来传送至接收端120。然而,基于传送端110的某些设计考虑,非理想的印刷电路板走线112可能会 被设置于该印刷电路板上,这样的走线会形成所谓的截线(stub)。而截线可能会造成导致信号失真的截线效应,特别是在高速的数据传输系统中,例如,高清晰度多媒体接ロ(HighDefinition Multimedia Interface,HDMI),信号失真的情形更为明显。关于截线效应的形成原因现说明如下。请參考图1,当一信号Va欲从传送端110的传送器114经过截线分岐点A传送至接收端120吋,此时,信号Va在节点B处将会产生反射,进而生成一反射信号Vb。如此ー来,在节点C,信号Va与反射信号Vb将会因加成而产生一信号Vcable ;然而,这样的结果导致实际被接收端120所接收的信号是Vcable,而非原本的所欲传送的信号Va,因而产生信号失真(即,截线效应)。关于信号Va、Vb以及Vcable间的差别请进一歩參考图2。由图2可知,由于反射信号Vb可归因于信号Va的反射,所以反射信号Vb与信号Va之间会存在一延迟时间Tdl (換言之,相位差)。而延迟时间Tdl的长度又与截线(印刷电路板走线112的长度)有夫。所以,通过传输导线115所传输的信号Vcable与传送器114原本所输出的信号Va相差甚远,造成接收端120将会读取到错误的讯息。然而,由于反射信号与原始信号之间的延迟时间与截线长度有夫,使得延迟时间变得难以预测,这通常是因为印刷电路板走线112的长度并不固定。在不同设计中,印刷电路板走线112的长度可能很短,也可能很长。更甚至,印刷电路板走线112可能根本不存在。因此,传统的均衡器并无法有效且妥善的消除截线效应,也可能造成均衡后的信号更劣于未均衡的信号的情形。
技术实现思路
有鉴于此,本专利技术的目的之ー在于提供可在接收端消除/减轻由截线所造成的信号反射(即,截线效应)的均衡器与相关方法。本专利技术通过一可变延迟时间来产生一延迟信号,以仿真截线所造成的反射信号。之后,本专利技术利用具有该延迟时间的一延迟信号来消除输入信号中所存在的反射成分。因此,不论截线的长度为多少,本专利技术的均可妥当地调整该可变延迟时间以消除或减轻截线效应。本专利技术的一实施例提供了ー种均衡器,该均衡器用来均衡ー输入信号以产生一均衡后信号,并且包含有一求和装置与一延迟装置。求和装置用来将一反馈延迟信号与ー输入信号相加,以产该均衡后信号。该延迟装置耦接于该求和装置,并用以延迟该均衡后信号以产生该反馈延迟信号。其中,该延迟装置具有一可变延迟时间,以及该可变延迟时间为该输入信号的一位时间的非整数倍。本专利技术的另ー实施利提供了一种用来均衡ー输入信号以产生一均衡后信号的均衡方法。该均衡方法包含将一反馈延迟信号与该输入信号相加以产生该均衡后信号;以及延迟该均衡后信号以产生该反馈延迟信号。其中,延迟该均衡后信号的步骤对应至一可变延迟时间,该可变延迟时间为该输入信号的一位时间的非整数倍。附图说明图I示出了具有截线的已知通信系统。图2示出了不同信号之间的波形。 图3为本专利技术均衡器的一实施例的简易功能方块示意图。图4为本专利技术延迟装置的一实施例的详细功能方块示意图。图5为本专利技术延迟装置的另ー实施例的详细功能方块示意图。图6为本专利技术求和装置的一实施例的详细功能方块示意图。主要组件符号说明100 传输系统110传送端120 接收端112、116 走线114 传送器115传输导线300 均衡器310求和装置320 延迟装置330 取样电路340 延迟产生电路321、322正反器323 相位内插器324 相位选择器L「Lk、L'「L' j、345 延迟单元 Gm(1)-Gm(n)增益单元312、314差动放大器3121、3141输出端具体实施例方式本专利技术利用包含可提供一可变延迟时间的一延迟装置的均衡器。该延迟装置会改变并调整延迟时间,以找出最合适的延迟量来仿真实际的信号反射延迟(如Tdl)。接着,本专利技术利用一求和装置来依据该延迟时间以消除/减轻输入信号中的反射成分。请參考图3,其为本专利技术均衡器的实施例的简易功能方块图。本专利技术均衡器可消除/減轻ー传送端(或者一传送器的附近)处的截线所造成的信号反射。本专利技术的均衡器可能设置于一高速数据传输系统(如HDMI、数字视频接ロ(digital visual interface,DVI)或者其它可能的传输系统)的接收器中。如图3所示,均衡器300用以均衡ー输入信号S_IN以产生一均衡后信号S_EQ。再者,均衡器300包含有一求和装置310以及一延迟装置320。求和装置310用来将一反馈延迟信号S_DELAY与输入信号S_IN相加,进而产生均衡后信号S_EQ。延迟装置320耦接于求和装置310,并且用来延迟均衡后信号S_EQ,以产生反馈延迟信号S_DELAY,其中,延迟装置320可造成一可变动的延迟时间。简言之,延迟装置320产生的反馈延迟信号S_DELAY相似于截线所造成的反射信号,而通过求和装置310将反馈延迟信号S_DELAY与输入信号S_IN相加(或者是相减),以自输入信号S_IN中移除反射信号的成分。此外,延迟装置320所产生的可变延迟时间乃对应于截线的长度,并且实质上等同于截线所造成的反射信号的实际延迟时间。换句话说,基于截线的长度,本专利技术均衡器可使延迟装置320产生最合适的延迟时间,以仿真实际的反射信号延迟时间。因此,截线所造成的信号反射将可被适当地减轻/消除。其中,延迟装置320的可变延迟时间可能为输入信号S_IN的一位时间(bit time)的非整数倍。依据本专利技术的ー实施例,本专利技术均衡器中的延迟装置的架构如图4所示。參考图4,延迟装置320包含一取样电路330与一延迟产生电路340。在本实施例中,取样电路330以ー第一正反器321来实施,而延迟产生电路340则包含有一第二正反器322、一相位内插器323以及ー相位选择器324。第一正反器321耦接于求和装置310,并用来接收均衡后信 号S EQ,且依据一第一时钟信号CLKl而对均衡后信号S_EQ进行取样。第二正反器322率禹接于第一正反器321,并用来延迟取样信号S_SAMPLED,以依据第二时钟信号CLK2来产生反馈延迟信号S_DEALY。相位内插器323依据ー參考时钟进行内插操作,以产生多个具有不同相位的时钟信号CLK_Pl-CLK_Pn。相位选择器324耦接于相位内插器323与第二正反器322之间,并用来依据ー选择信号SEL以自时钟信号CLK_Pl-CLK_Pn中选择ー者来作为第二时钟信号CLK2。此外,第一时钟信号CLKl与參考时钟信号可能来自于相同或者本文档来自技高网
...

【技术保护点】

【技术特征摘要】
2011.03.16 TW 1001088781.ー种均衡器,用来均衡ー输入信号以产生一均衡后信号,包括 一求和装置,用来将一反馈延迟信号与所述输入信号相加以产生所述均衡后信号;以及 一延迟装置,耦接于所述求和装置,用以延迟所述均衡后信号以产生所述反馈延迟信号; 其中所述延迟装置具有一可变延迟时间,以及所述可变延迟时间为所述输入信号的一位时间的非整数倍。2.根据权利要求I所述的均衡器,其中所述均衡器用以均衡ー截线(stub)所造成的信号反射,而所述截线位于发出所述输入信号的一传送端。3.根据权利要求2所述的均衡器,其中,所述可变延迟时间对应于所述截线的长度。4.根据权利要求2所述的均衡器,其中,所述可变延迟时间依据内插方式所产生。5.根据权利要求I所述的均衡器,其中,所述延迟装置包括 ー取样电路,包含有一第一正反器,所述取样电路耦接于所述求和装置,用以依据一第ー时钟信号来取样所述均衡后信号,以输出ー取样信号;以及 一延迟产生电路,耦接于所述取样电路,用以依据所述可变延迟时间来延迟所述取样信号,以产生所述反馈延迟信号。6.根据权利要求5所述的均衡器,其中,所述延迟产生电路包括 一第二正反器,耦接于所述第一正反器,用以依据一第二时钟信号来延迟所述取样信号,以输出所述反馈延迟信号; 一相位内插器,用来依据ー參考时钟而利用内插方式来产生具有不同相位的多个时钟信号;以及 一相位选择器,耦接于所述第一正反器与所述相位内插器,用以自所述多个时钟信号中选择ー者来作为所述第二时钟信号。7.根据权利要求5所述的均衡器,其中,所述延迟产生电路包括 多个第一延迟单元,以串联型式耦接,具有多个第一整数延迟时间,用以基于该多个第一整数延迟时间来延迟所述取样信号; 多个第二延迟单元,以串联型式耦接,具有多个第二非整数延迟时间,用以基于该多个第二非整数延迟时间来延迟所述取样信号;以及 多个增益単元,分别耦接于每ー第一延迟单元或每ー第二延迟单元,其中每ー增益单元用以调整每ー第一或第二延迟单...

【专利技术属性】
技术研发人员:李朝政曾子建
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1