数字信号处理电路、数字信号处理方法与无线通讯传送器技术

技术编号:7417419 阅读:224 留言:0更新日期:2012-06-08 23:20
本发明专利技术提供一种数字信号处理电路,其包含有一结合级与一输出级。该结合级用以接收具有同一频率但不同相位的多个不重叠的时脉信号,接收多个第一输入比特流,以及依据该多个不重叠的时脉信号来结合该多个第一输入比特流以产生一第一输出比特流。该输出级用以依据该第一输出比特流来产生一输出信号。数字信号处理方法包含有:接收具有同一频率但不同相位之多个不重叠的时脉信号,接收多个第一输入比特流,依据该多个不重叠的时脉信号来结合该多个第一输入比特流以产生一第一输出比特流,以及依据该第一输出比特流来产生一输出信号。上述数字信号处理电路具有较佳的功率效率。本发明专利技术还提供对应上述方案的数字信号处理方法与无线通讯传送器。

【技术实现步骤摘要】

本专利技术有关于数字信号处理,尤指一种依据不重叠的时脉信号与输入比特流来产生输出信号的数字信号处理电路以及相关的无线通讯传送器。
技术介绍
在无线通讯系统的一些传送器中,有需要使用数字功率放大器(digital power amplifier, DPA)以提升功率效率(power efficiency)、降低硬体成本以及降低晶片尺寸。现有的数字射频(radio-frequency,RF)传送器前级电路可能会具有一数字极坐标传送器(digital polar transmitter)或一同相/正交相射频数字类比转换器(I/Q RF digital-to-analog converter)。假若数字极坐标传送器与同相/正交相射频数字类比转换器分别利用相同的硅面积(silicon area)来加以实作,则数字极坐标传送器的功率效率会高于同相/正交相射频数字类比转换器的功率效率。请参阅附图说明图1与图2。图1是具有功率放大器实作于硅面积A+与A-之简化的数字极坐标传送器的示意图,而图2是具有功率放大器实作于两个较小硅面积I」+与两个较小硅面积f 之简化的同相/正交相射频数字类比转换器的示意图。数字极坐标传送器100与同相/正交相射频数字类比转换器200皆会产生具有一正射频信号RF+与一负射频信号RF-的差动输出。对于现有的数字极坐标传送器100而言,实作于硅面积A+中的功率放大器会依据一相位调变信号AM与一振幅调变信号PM来产生正射频信号RF+,以及实作于另一硅面积A-中的功率放大器则会依据相位调变信号AM与振幅调变信号PM来产生负射频信号RF-,因此,数字极坐标传送器100所产生之正射频信号RF+/负射频信号RF-的升频功率(upmixing power) Pl可表示如下本文档来自技高网...

【技术保护点】

【技术特征摘要】
2010.11.22 US 61/416,198;2011.06.13 US 13/159,3851.一种数字信号处理电路,其特征在于,该数字信号处理电路包含有一结合级,用以接收具有同一频率但不同相位之多个不重叠的时脉信号,以及接收多个第一输入比特流,并且依据该多个不重叠的时脉信号来结合该多个第一输入比特流以产生一第一输出比特流;以及一输出级,用以依据该第一输出比特流来产生一输出信号。2.如权利要求1所述的数字信号处理电路,其特征在于,该结合级包含有多个第一逻辑单元,用以分别接收该多个不重叠的时脉信号,以及分别接收该多个第一输入比特流,并且依据该多个不重叠的时脉信号与该多个第一输入比特流来分别产生多个第二输出比特流,其中每一第一逻辑单元通过对所接收到的一不重叠的时脉信号与一第一输入比特流执行一第一逻辑运算,来产生一第二输出比特流;以及一第二逻辑单元,用以接收该多个第二输出比特流,以及对所接收到的该多个第二输出比特流执行一第二逻辑运算,来产生该第一输出比特流。3.如权利要求2所述的数字信号处理电路,其特征在于,该多个第一逻辑单元轮流地输出一比特至该第二逻辑单元,以及该第二逻辑单元循序地输出从该多个第一逻辑单元所接收到的多个比特。4.如权利要求2所述的数字信号处理电路,其特征在于,该多个第一逻辑单元均为与门,以及该第二逻辑单元为一或门。5.如权利要求2所述的数字信号处理电路,其特征在于,该结合级另包含有多个第三逻辑单元,用以分别接收该多个不重叠的时脉信号,以及分别接收多个第二输入比特流,并且依据该多个不重叠的时脉信号与该多个第二输入比特流来分别产生多个第三输出比特流,其中每一第三逻辑单元通过对所接收到的一不重叠的时脉信号与一第二输入比特流执行一第三逻辑运算,来产生一第三输出比特流;以及一第四逻辑单元,用以接收该多个第三输出比特流,以及对所接收到的该多个第三输出比特流执行一第四逻辑运算,来产生一第四输出比特流;其中该第一输出比特流与该第四输出比特流形成一差动输出比特流,以及该输出级另用来依据该第四输出比特流来产生另一输出信号。6.如权利要求5所述的数字信号处理电路,其特征在于,该数字信号处理电路另包含有一解码器,用以接收具有一第三输入比特流与一第四输入比特流之至少一差动输入比特流,并对该差动输入比特流进行解码;其中该第三输入比特流之一第一比特与该第四输入比特流之一第二比特对应一笔要被处理的资料;当该笔要被处理的资料之一正负号比特具有一第一二进位数值时,则该解码器将该第一比特传送至接收一第一不重叠的时脉信号之一第一逻辑单元,并传送该第二比特传送至接收一第二不重叠的时脉信号之一第三逻辑单元;当该笔要被处理的资料之该正负号比特具有一第二二进位数值时,则该解码器将该第一比特传送至接收该第一不重叠的时脉信号之一第三逻辑单元,并传送该第二比特传送至接收该第二不重叠的时脉信号之一第一逻辑单元;以及该第一不重叠的时脉信号与该第二不重叠的时脉信号之间具有180 度的相位差。7.一种数字信号处理方法,其特征在于,该数字信号处理方法包含有接收具有同一频率但不同相位之多个不重叠的时脉信号; 接收多个第一输入比特流;依据该多个不重叠的时脉信号来结合该多个第一输入比特流以产生一第一输出比特流;以及依据该第一输出比特流来产生一输出信号。8.如权利要求7所述的数字信号处理电路,其特征在于,产生该第一输出比特流的步骤包含有依据该多个不重叠的时脉信号与该多个第一输入比特流来产生多个第二输出比特流, 其中每一第二输出比特流是通过对所接收之一不重叠的时脉信号与一第一输入比特流执行一第一逻辑运算来产生;以及对所接收到的该多个第二输出比特流执行一第二逻辑运算,来产生该第一输出比特流。9.如权利要求8所述的数字信号处理方法,其特征在于,多个第一逻辑运算轮流地输出要被该第二逻辑运算所处理之一比特,以及该第二逻辑运算循序地输出从该多个第一逻辑运算所产生的多个比特。10.如权利要求8所述的数字信号处理方法,其特征在于,该第一逻辑运算是为一及逻辑运算,以及该第二逻辑运算为一或逻辑运算。11.如权利要求8所述的数字信号处理方法,其特征在于,该数字信号处理方法另包含有接收多个第二输入比特流;依据该多个不重叠的时脉信号与该多个第二输入比特流来产生多个第三输出比特流, 其中每一第三输出比特流是通过对所接收到的一不重叠的时脉信号与一第二输入比特流执行一第三逻辑运算来产生;接收该多个第三输出比特流,并对所接收到的该多个第三输出比特流执行一第四逻辑运算,来产生一第四输出比特流;以及依据该第四输出比特流来产生另一输出信号; 其中该第一输出比特流与该第四输出比特流形成一差动输出比特流。12.如权利要求11所述的数字信号处理方法,其特征在于,该数字信号处理方法另包含有接收具有一第三输入比特流与一第四输入比特流之至少一差动输入比特流;以及对该差动输入比特流进行解码,其中该第三输入比特流之一第一比特与该第四输入比特流之一第二比特对应一笔要被处理的资料;当该笔要被处理的资料之一正负号比特具有一第一二进位数值时,则解码操作将该第一比特传送至接收一第一不重叠的时脉信号之一第一逻辑运算,并传送该第二比特传送至接收一第二不重叠的时脉信号之一第三逻辑运算;当该笔要被处理的资料之该正负号比特具有一第二二进位数值时,则解码...

【专利技术属性】
技术研发人员:赖玠玮陈仰鹃
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术