一种阵列基板行驱动电路、阵列基板及液晶显示装置制造方法及图纸

技术编号:6538781 阅读:427 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术提供一种阵列基板行驱动电路、阵列基板及液晶显示装置。阵列基板行驱动GOA电路具有多个GOA单元、多条驱动信号总线和多条驱动信号连接线,其中:多个GOA单元中的第一GOA单元的一输入端连接有第一驱动信号连接线,所述第一驱动信号连接线通过过孔与第一驱动信号总线电性连接,且所述第一驱动信号连接线跨过至少一条驱动信号总线;多个GOA单元中的第二GOA单元的一输入端连接有第二驱动信号连接线,所述第二驱动信号连接线通过过孔与所述第一驱动信号连接线电性连接。本实用新型专利技术能够降低液晶面板的逻辑功耗。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及液晶显示领域,尤其涉及一种阵列基板行驱动电路、阵列基板及液晶显示装置
技术介绍
随着薄膜晶体管液晶显示器(Thin film transistor liquid crystal display, TFT L⑶)产业的发展,TFT IXD产品的竞争日趋激烈,各厂家都在通过采用新技术以降低产品的成本,从而提高其产品在市场上的竞争力,阵列基板行驱动(Gate Driver on Array, GOA)技术就是这些新技术的典型代表。GOA技术是将栅极(Gate)开关电路集成于阵列(Array)基板上,从而可以省掉栅极驱动集成电路(Gate Driver IC)部分,从材料成本和工艺步骤两个方面可以达到降低产品成本的目的。但是,GOA技术的采用,相对于传统的覆晶薄膜(Chip On Film, C0F)方式,液晶面板的逻辑功耗会有一定程度的上升。因此,在采用GOA技术后,如何降低液晶面板的逻辑功耗,特别是降低GOA电路部分的功耗,就成为亟待解决的技术问题。
技术实现思路
本技术所要解决的技术问题是提供一种阵列基板行驱动电路、阵列基板及液晶显示装置,以降低液晶面板的逻辑功耗。为解决上述技术问题,本技术提供技术方案如下—种阵列基板行驱动GOA电路,具有多个GOA单元、多条驱动信号总线和多条驱动信号连接线,其中多个GOA单元中的第一 GOA单元的一输入端连接有第一驱动信号连接线,所述第一驱动信号连接线通过过孔与第一驱动信号总线电性连接,且所述第一驱动信号连接线跨过至少一条驱动信号总线;多个GOA单元中的第二 GOA单元的一输入端连接有第二驱动信号连接线,所述第二驱动信号连接线通过过孔与所述第一驱动信号连接线电性连接。上述的GOA电路,其中,所述多条驱动信号总线中包括多条时钟信号总线,所述多条驱动信号连接线中包括多条时钟信号连接线,每个GOA单元具有正相时钟信号输入端和反相时钟信号输入端;所述第一 GOA单元的正相时钟信号输入端连接有第一时钟信号连接线,所述第一时钟信号连接线通过过孔与第一时钟信号总线电性连接;所述第二 GOA单元的反相时钟信号输入端连接有第二时钟信号连接线,所述第二时钟信号连接线通过过孔与所述第一时钟信号连接线电性连接。上述的GOA电路,其中所述第一 GOA单元的反相时钟信号输入端连接有第三时钟信号连接线,所述第三时钟信号连接线通过过孔与第二时钟信号总线电性连接;所述第二 GOA单元的正相时钟信号输入端连接有第四时钟信号连接线,所述第四时钟信号连接线通过过孔与所述第三时钟信号连接线电性连接。上述的GOA电路,其中所述第二 GOA单元的正相时钟信号输入端连接有第四时钟信号连接线,所述第四时钟信号连接线通过过孔与第二时钟信号总线电性连接;所述第一 GOA单元的反相时钟信号输入端连接有第三时钟信号连接线,所述第三时钟信号连接线通过过孔与所述第四时钟信号连接线电性连接。上述的GOA电路,其中,所述多条驱动信号总线中包括一条低电压信号Vss总线, 每个GOA单元具有Vss输入端;所述第一 GOA单元的Vss输入端连接有第一 Vss连接线,所述第二 GOA单元的Vss 输入端连接有第二 Vss连接线; 所述第一 Vss连接线与所述第二 Vss连接线中的一个通过过孔与所述Vss总线电性连接;所述第一 Vss连接线与所述第二 Vss连接线之间通过过孔电性连接。上述的GOA电路,其中所述驱动信号总线形成在栅金属层,所述驱动信号连接线形成在源漏金属层,所述过孔形成在钝化层。一种阵列基板,所述阵列基板具有上述的GOA电路。一种液晶显示装置,所述液晶显示装置具有上述的阵列基板。与现有技术相比,本技术的有益效果是本技术的实施例将部分驱动信号连接线通过过孔与驱动信号总线电性连接, 将剩余的驱动信号连接线通过过孔与电性连接到驱动信号总线的驱动信号连接线电性连接,能够减少驱动信号总线与驱动信号连接线的交叠区域的数目,使得交叠电容也随之减少,交叠电容的减少一方面能够降低GOA电路以及液晶面板的逻辑功耗,另一方面还可以减小GOA时钟信号的延迟。附图说明图1为现有技术的GOA电路的结构示意图;图2为本技术实施例一的GOA电路的结构示意图;图3为本技术实施例二的GOA电路的结构示意图;图4为本技术实施例三的GOA电路的结构示意图。具体实施方式为使本技术的目的、技术方案和优点更加清楚,下面将结合附图及具体实施例对本技术进行详细描述。图1为现有技术的GOA电路的结构示意图。参照图1,所述GOA电路具有多个GOA 单元1、多条时钟信号总线2、多条时钟信号连接线3、一条低电压信号Vss总线4和多条Vss 连接线5,每个GOA单元1具有一正相时钟信号输入端CLK、一反相时钟信号输入端CLKB和一低电压信号输入端Vss。GOA电路一般采用多时钟(clock)信号驱动,图1中显示的为如lock信号驱动, 相应地,其具有4条时钟信号总线(CLKa、CLKb, CLKc和CLKd)。时钟信号总线2和Vss总线4 一般形成在栅金属层上,时钟信号连接线3和Vss连接线5 —般形成在源漏金属层上。 每个GOA单元1的正相时钟信号输入端CLK和反相时钟信号输入端CLKB都分别连接有时钟信号连接线3,各时钟信号连接线3分别通过过孔6与相应的时钟信号总线2电性连接。 每个GOA单元1的低电压信号输入端Vss都连接有Vss连接线5,各Vss连接线5通过过孔 6与Vss总线4电性连接。从图1中可以看出,时钟信号总线2与时钟信号连接线3存在很多交叠区域7(图中的椭圆圈所示)。而所述交叠区域7在GOA时钟信号驱动和GOA单元1工作时,会产生交叠电容。交叠电容的存在会带来如下问题会额外增加时钟信号总线2的负载,从而增加GOA电路的功耗;会使得时钟信号总线2上的时钟信号产生信号的延迟,导致像素的充电时间减少,使得像素的充电率降低,严重时会造成显示异常。基于此,本技术实施例通过减少交叠区域的数量来克服上述问题。具体地,是将所有驱动信号连接线均通过过孔与驱动信号总线电性连接的方式修改为部分驱动信号连接线通过过孔与驱动信号总线电性连接,剩余的驱动信号连接线通过过孔与电性连接到驱动信号总线的驱动信号连接线电性连接。在本技术实施例中,驱动信号总线包括时钟信号总线和Vss总线,相应地,驱动信号连接线包括时钟信号连接线和Vss连接线。以下给出三个具体实施例。实施例一图2为本技术实施例一的GOA电路的结构示意图。参照图2,所述GOA电路具有多个GOA单元1、多条时钟信号总线2、多条时钟信号连接线3、一条低电压信号Vss总线4和多条Vss连接线5,每个GOA单元1具有一正相时钟信号输入端CLK、一反相时钟信号输入端CLKB和一低电压信号输入端Vss。GOA电路一般采用多时钟(clock)信号驱动,图2中显示的为如lock信号驱动,相应地,其具有4条时钟信号总线(CLKa、CLKb、CLKc和CLKd)。时钟信号总线2和Vss总线4 一般形成在栅金属层上,时钟信号连接线3和Vss连接线5 —般形成在源漏金属层上。每个GOA单元1的正相时钟信号输入端CLK和反相时钟信号输入端CLKB都分别连接有时钟信号连接线3,每个GOA单本文档来自技高网...

【技术保护点】
驱动信号连接线跨过至少一条驱动信号总线;多个GOA单元中的第二GOA单元的一输入端连接有第二驱动信号连接线,所述第二驱动信号连接线通过过孔与所述第一驱动信号连接线电性连接。1.一种阵列基板行驱动GOA电路,具有多个GOA单元、多条驱动信号总线和多条驱动信号连接线,其特征在于:多个GOA单元中的第一GOA单元的一输入端连接有第一驱动信号连接线,所述第一驱动信号连接线通过过孔与第一驱动信号总线电性连接,且所述第一

【技术特征摘要】
1.一种阵列基板行驱动GOA电路,具有多个GOA单元、多条驱动信号总线和多条驱动信号连接线,其特征在于多个GOA单元中的第一 GOA单元的一输入端连接有第一驱动信号连接线,所述第一驱动信号连接线通过过孔与第一驱动信号总线电性连接,且所述第一驱动信号连接线跨过至少一条驱动信号总线;多个GOA单元中的第二 GOA单元的一输入端连接有第二驱动信号连接线,所述第二驱动信号连接线通过过孔与所述第一驱动信号连接线电性连接。2.如权利要求1所述的GOA电路,其特征在于,所述多条驱动信号总线中包括多条时钟信号总线,所述多条驱动信号连接线中包括多条时钟信号连接线,每个GOA单元具有正相时钟信号输入端和反相时钟信号输入端;所述第一 GOA单元的正相时钟信号输入端连接有第一时钟信号连接线,所述第一时钟信号连接线通过过孔与第一时钟信号总线电性连接;所述第二 GOA单元的反相时钟信号输入端连接有第二时钟信号连接线,所述第二时钟信号连接线通过过孔与所述第一时钟信号连接线电性连接。3.如权利要求2所述的GOA电路,其特征在于所述第一 GOA单元的反相时钟信号输入端连接有第三时钟信号连接线,所述第三时钟信号连接线通过过孔与第二时钟信号总线电性连接;所述第二 GOA单元的正相时钟信号输入端连接...

【专利技术属性】
技术研发人员:吕敬彭宽军孙涛
申请(专利权)人:京东方科技集团股份有限公司
类型:实用新型
国别省市:11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1