一种基于FPGA的PCIe根复合体集成系统技术方案

技术编号:46616474 阅读:1 留言:0更新日期:2025-10-14 21:12
本发明专利技术属于计算机硬件相关技术领域,其公开了一种基于FPGA的PCIe根复合体集成系统,其包括软核处理器、内存模块和I/O模块,软核处理器响应PCIe传输任务时,向XDMA模块发送AXI事务,由XDMA模块封装为PCIe TLP包通过PCIe链路发送至端点设备;软核处理器响应UART中断请求时,通过其控制接口向UART模块发送UART请求,UART模块启动其数据收发接口实现软核处理器与外部设备的数据交互;软核处理器响应PCIe链路中断请求时,向XDMA模块发送PCIe链路请求,XDMA模块接收自PCIe链路返回的PCIe TLP包并解析为AXI事务后再返回软核处理器,软核处理器将接收到AXI事务存于对应的SDRAM。本发明专利技术所提的PCIe根复合体集成系统,可以降低其功耗及体积、降低传输延迟、减小中断延迟和总线竞争。

【技术实现步骤摘要】

本专利技术属于计算机硬件设计相关,更具体地,涉及一种基于fpga的pcie根复合体集成系统。


技术介绍

1、peripheral component interconnect express(简称pcie),是一种计算机总线接口标准,用于连接扩展卡和计算机主板,实现两者之间的数据传输。一条pcie链路必须是一个点对点的连接,但可以通过交换机(switches)和桥(bridges)来构建灵活的拓扑结构。pcie只允许树结构,不允许出现循环或其他复杂拓扑结构,这么做是为了保持与pci软件的向后兼容性。cpu通常为pcie层次结构的顶端,cpu与pcie拓扑之间的接口可能包含一些组件(处理器接口,dram接口等),甚至包含多个芯片,将这些组件合起来,称为根复合体(rootcomplex,rc)。从广义上说,rc可以理解为cpu与pcie拓扑之间的接口,端点(endpoint)设备是pcie系统中的一个终端设备,其可以是各种设备,如网卡、显卡、存储控制器等,端点设备通过pcie链路与根复合体rc进行通信。

2、近年来,随着嵌入式系统、边缘计算、无人设本文档来自技高网...

【技术保护点】

1.一种基于FPGA的PCIe根复合体集成系统,其特征在于,包括;

2.如权利要求1所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述软核处理器为RISC-V处理器。

3.如权利要求2所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述RISC-V处理器由Rocket Chip生成器生成。

4.如权利要求1所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述物理存储单元的数量为多个。

5.如权利要求1所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述物理存储单元为SDRAM。</p>

6.如权...

【技术特征摘要】

1.一种基于fpga的pcie根复合体集成系统,其特征在于,包括;

2.如权利要求1所述的基于fpga的pcie根复合体集成系统,其特征在于,所述软核处理器为risc-v处理器。

3.如权利要求2所述的基于fpga的pcie根复合体集成系统,其特征在于,所述risc-v处理器由rocket chip生成器生成。

4.如权利要求1所述的基于fpga的pcie根复合体集成系统,其特征在于,所述物理存储单元的数量为多个。

5.如权利要求1所述的基于fpga的pcie根复合体集成系统,其特征在于,所述物理存储单元为sdram。

6.如权利...

【专利技术属性】
技术研发人员:华宇闫孟洋周帅君
申请(专利权)人:华中科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1