【技术实现步骤摘要】
本专利技术属于计算机硬件设计相关,更具体地,涉及一种基于fpga的pcie根复合体集成系统。
技术介绍
1、peripheral component interconnect express(简称pcie),是一种计算机总线接口标准,用于连接扩展卡和计算机主板,实现两者之间的数据传输。一条pcie链路必须是一个点对点的连接,但可以通过交换机(switches)和桥(bridges)来构建灵活的拓扑结构。pcie只允许树结构,不允许出现循环或其他复杂拓扑结构,这么做是为了保持与pci软件的向后兼容性。cpu通常为pcie层次结构的顶端,cpu与pcie拓扑之间的接口可能包含一些组件(处理器接口,dram接口等),甚至包含多个芯片,将这些组件合起来,称为根复合体(rootcomplex,rc)。从广义上说,rc可以理解为cpu与pcie拓扑之间的接口,端点(endpoint)设备是pcie系统中的一个终端设备,其可以是各种设备,如网卡、显卡、存储控制器等,端点设备通过pcie链路与根复合体rc进行通信。
2、近年来,随着嵌入式系
...【技术保护点】
1.一种基于FPGA的PCIe根复合体集成系统,其特征在于,包括;
2.如权利要求1所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述软核处理器为RISC-V处理器。
3.如权利要求2所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述RISC-V处理器由Rocket Chip生成器生成。
4.如权利要求1所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述物理存储单元的数量为多个。
5.如权利要求1所述的基于FPGA的PCIe根复合体集成系统,其特征在于,所述物理存储单元为SDRAM。<
...【技术特征摘要】
1.一种基于fpga的pcie根复合体集成系统,其特征在于,包括;
2.如权利要求1所述的基于fpga的pcie根复合体集成系统,其特征在于,所述软核处理器为risc-v处理器。
3.如权利要求2所述的基于fpga的pcie根复合体集成系统,其特征在于,所述risc-v处理器由rocket chip生成器生成。
4.如权利要求1所述的基于fpga的pcie根复合体集成系统,其特征在于,所述物理存储单元的数量为多个。
5.如权利要求1所述的基于fpga的pcie根复合体集成系统,其特征在于,所述物理存储单元为sdram。
6.如权利...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。