【技术实现步骤摘要】
本专利技术涉及相位插值电路、电路装置和振荡器等。
技术介绍
1、在分数-n型的pll电路等中,为了降低相位噪声等,优选设置进行分频时钟信号的相位插值的相位插值电路。例如,非专利文献1公开了一种相位插值电路,其通过流水线(pipeline)连接相位分割单元来生成输入信号的中间相位信号。
2、非专利文献1:makihiko katsuragi,tn aravind,kenichi okada,akiramatsuzawa.位相補間回路の高精度化に関する検討,電子情報通信学会ソサイエティ大会,sept.2015
3、在非专利文献1的相位插值电路的情况下,为了以2n分割相位,需要连接n级相位分割单元。但是,由于这样多级连接的相位分割单元的各单元中的晶体管的阈值电压的偏差等,产生分割后的相位的线性度恶化等问题。
技术实现思路
1、本公开的一个方式涉及一种相位插值电路,其生成对第1时钟信号和相位与所述第1时钟信号不同的第2时钟信号进行相位插值得到的插值时钟信号,该相位插值电路包
...【技术保护点】
1.一种相位插值电路,其特征在于,生成对第1时钟信号和相位与所述第1时钟信号不同的第2时钟信号进行相位插值得到的插值时钟信号,该相位插值电路包含:
2.根据权利要求1所述的相位插值电路,其特征在于,
3.根据权利要求1所述的相位插值电路,其特征在于,
4.根据权利要求1所述的相位插值电路,其特征在于,
5.根据权利要求1所述的相位插值电路,其特征在于,
6.根据权利要求1所述的相位插值电路,其特征在于,
7.根据权利要求6所述的相位插值电路,其特征在于,
8.根据权利要求6所述的相位插
...【技术特征摘要】
1.一种相位插值电路,其特征在于,生成对第1时钟信号和相位与所述第1时钟信号不同的第2时钟信号进行相位插值得到的插值时钟信号,该相位插值电路包含:
2.根据权利要求1所述的相位插值电路,其特征在于,
3.根据权利要求1所述的相位插值电路,其特征在于,
4.根据权利要求1所述的相位插值电路,其特征在于,
5.根据权利要求1所述的相位插值电路,其特征在于,
6.根...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。