【技术实现步骤摘要】
本专利技术涉及集成电路,尤其涉及一种时钟摆幅检测电路及时钟摆幅检测方法。
技术介绍
1、在现代高性能集成电路设计中,时钟信号,如高速时钟信号等作为系统时序基准,其质量直接影响芯片整体性能。为了实现对时钟信号的质量管理,需要对时钟相关参数进行监控,以确保时钟质量稳定。其中,时钟摆幅是影响时钟性能的关键参数之一,因此,对于时钟摆幅的检测至关重要。
2、目前,通常利用adc(analog-to-digital converter,模数转换器)对时钟信号进行采样,并基于采样得到的信号,进行时钟摆幅分析。然而,在面对高速时钟信号时,需要adc具有极高的采样率和分辨率,这就对adc提出了更高的硬件要求与精度要求,成本较高,且检测效率较低。
技术实现思路
1、本专利技术提供一种时钟摆幅检测电路及时钟摆幅检测方法,以解决现有技术中不便于对时钟信号进行摆幅检测,以及检测成本较高的问题。
2、本专利技术提供的一种时钟摆幅检测电路,包括:
3、共模电压调整模块,其接入第一正相
...【技术保护点】
1.一种时钟摆幅检测电路,其特征在于,包括:
2.根据权利要求1所述的时钟摆幅检测电路,其特征在于,所述共模电压调整模块包括:第一电容、第二电容、第一电阻,以及第二电阻;
3.根据权利要求1所述的时钟摆幅检测电路,其特征在于,还包括:
4.根据权利要求3所述的时钟摆幅检测电路,其特征在于,所述参考电压模块包括第三NMOS管,所述第三NMOS管的栅极接入预设的控制电压,以完成对所述第三NMOS管的导通状态的控制,所述第三NMOS管的漏极接入所述电源电压,所述第三NMOS管的源极为所述参考电压模块的输出端。
5.根据权利要求
...【技术特征摘要】
1.一种时钟摆幅检测电路,其特征在于,包括:
2.根据权利要求1所述的时钟摆幅检测电路,其特征在于,所述共模电压调整模块包括:第一电容、第二电容、第一电阻,以及第二电阻;
3.根据权利要求1所述的时钟摆幅检测电路,其特征在于,还包括:
4.根据权利要求3所述的时钟摆幅检测电路,其特征在于,所述参考电压模块包括第三nmos管,所述第三nmos管的栅极接入预设的控制电压,以完成对所述第三nmos管的导通状态的控制,所述第三nmos管的漏极接入所述电源电压,所述第三nmos管的源极为所述参考电压模块的输出端。
5.根据权利要求4所述的时钟摆幅检测电路,其特征在于,所述比较器模块包括至少一个比较器,所述参考电压模块与所述比较器模块中...
【专利技术属性】
技术研发人员:王翊舟,刘璐,倪亚波,喻倩倩,陈思良,胡云,
申请(专利权)人:重庆吉芯科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。