当前位置: 首页 > 专利查询>南京大学专利>正文

一种逐次逼近结构的时间数字转换器制造技术

技术编号:44929881 阅读:32 留言:0更新日期:2025-04-08 19:11
本申请提供一种逐次逼近结构的时间数字转换器,涉及转换器技术领域,包括:数字转换模块被配置为:接收第一时间信号组;根据第一时间信号组,输出第一判别信号组至输出逻辑电路,对第一时间信号组执行选择延迟处理操作,得到第二时间信号组;第二时间信号组用于输入位于数字转换模块后端的数字转换模块,用于输入末端判别器;末端判别器被配置为:接收与末端判别器电连接的数字转换模块发送的第二时间信号组;根据第二时间信号组,输出第二判别信号组至输出逻辑电路;输出逻辑电路配置为:根据所有第一判别信号组和第二判别信号组,输出数字码信号,以解决目前的时间数字转换器运行时,所需器件数量较多,导致电路的功耗和面积较大的问题。

【技术实现步骤摘要】

本申请涉及转换器,尤其涉及一种逐次逼近结构的时间数字转换器


技术介绍

1、模拟数字转换器即a/d转换器,简称adc,通常是指将一个输入电压信号转换为一个输出的数字信号的电子元件。现如今,由于高速通信、云计算、物联网的快速发展,对于中等精度(6-10 bits)、吉赫兹(ghz)级采样率、低功耗的模拟数字转换器需求愈加强烈。

2、时间域模数转换器(td adc)因其高速、大带宽、小面积、低功耗的特点成为研究热点。td adc由电压时间转换器(vtc)与时间数字转换器(tdc)组成,完成电压到数字码的转换。

3、时间域模数转换器中常用的tdc结构为闪速型(flash)结构,这种结构速度快,但是所需器件数量多,每当其分辨率提高1位时,所需器件的数量就将变为原来的2倍,导致电路的功耗和面积也变为原来的2倍。


技术实现思路

1、本申请提供了一种逐次逼近结构的时间数字转换器,以解决现有的时间数字转换器运行时,所需器件数量较多,导致电路的功耗和面积较大的技术问题。

2、本申请第一方面提本文档来自技高网...

【技术保护点】

1.一种逐次逼近结构的时间数字转换器,其特征在于,包括:

2.根据权利要求1所述的一种逐次逼近结构的时间数字转换器,其特征在于,所述第一时间信号组包括:第一时间信号和第二时间信号;所述第一判别信号组包括:第一判别子信号和第二判别子信号;

3.根据权利要求2所述的一种逐次逼近结构的时间数字转换器,其特征在于,所述第一时间信号输入至所述数字转换模块(1)的时间提前于所述第二时间信号输入至所述数字转换模块(1)的时间;

4.根据权利要求3所述的一种逐次逼近结构的时间数字转换器,其特征在于,所述判别器(11)、末端判别器(2)包括:

5.根据权利要...

【技术特征摘要】

1.一种逐次逼近结构的时间数字转换器,其特征在于,包括:

2.根据权利要求1所述的一种逐次逼近结构的时间数字转换器,其特征在于,所述第一时间信号组包括:第一时间信号和第二时间信号;所述第一判别信号组包括:第一判别子信号和第二判别子信号;

3.根据权利要求2所述的一种逐次逼近结构的时间数字转换器,其特征在于,所述第一时间信号输入至所述数字转换模块(1)的时间提前于所述第二时间信号输入至所述数字转换模块(1)的时间;

4.根据权利要求3所述的一种逐次逼近结构的时间数字转换器,其特征在于,所述判别器(11)、末端判别器(2)包括:

5.根据权利要求3所述的一种逐次逼近结构的时间数字转换器,...

【专利技术属性】
技术研发人员:杜源宁展杜力
申请(专利权)人:南京大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1