时钟信号偏斜校准设备及控制方法技术

技术编号:44813676 阅读:19 留言:0更新日期:2025-03-28 20:00
一种设备包含时钟偏斜校准电路,其经配置以通过多个延迟线耦合到多相时钟生成器,其中第一时钟偏斜校准单元包括:倍频器,其经配置以接收多个多相时钟信号并基于所述多个多相时钟信号生成时钟信号;分频器,其经配置以接收所述时钟信号并基于所述时钟信号生成降频信号;及延迟线控制电路,其经配置以将所述降频信号的占空比与预定占空比进行比较,并生成第一控制信号以通过调整施加到所述第一多相时钟信号的第一延迟来调整所述第一多相时钟信号的所述偏斜,直到实现所述第一多相时钟信号的经校准信号。

【技术实现步骤摘要】
【国外来华专利技术】

本专利技术的实施例涉及一种时钟信号偏斜校准设备,且在特定实施例中涉及一种用于减少4相时钟信号的时钟偏斜的时钟信号偏斜校准设备。


技术介绍

1、数据通信系统不断经调适以服务于对高速数据通信的不断增长的需求。数据通信系统(例如串行通信系统)包含发射器及接收器。发射器将较低速度并行数据总线调制为较高速度串行数据流。较高速度串行数据流通过合适的通信信道传送。串行数据流在通信信道上行进,且然后由接收器获取。然后,串行数据流由接收器处理以便恢复原始数据。

2、为了实现更高速度,发射器发射数据信号而不附带时钟信号。接收器经配备有时钟数据恢复(cdr)电路。cdr电路用于对传入数据信号进行采样,从传入数据信号提取时钟,并对经采样数据重新定时。由cdr电路生成的时钟与数据信号同步。可能存在各种cdr电路,例如基于锁相环(pll)的cdr电路、基于延迟锁相环(dll)的cdr电路及基于相位插值器(pi)的cdr电路。

3、在基于pi的cdr电路中,多相时钟信号(例如,4相时钟信号)用于对数据信号执行相位插值。多相时钟信号也在其它数据通信应用中广泛使用。本文档来自技高网...

【技术保护点】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述时钟偏斜校准电路的第二时钟偏斜校准单元包括:

3.根据权利要求1或2所述的设备,其中所述时钟偏斜校准电路的第三时钟偏斜校准单元包括:

4.根据权利要求1到3中任一权利要求所述的设备,其中:

5.根据权利要求1到4中任一权利要求所述的设备,其中所述倍频器包括第一传输门及第二传输门,且其中:

6.根据权利要求1到5中任一权利要求所述的设备,其中所述第一时钟偏斜校准单元进一步包括:

7.根据权利要求1到6中任一权利要求所述的设备,其中所述延迟线控制电路包括反相器...

【技术特征摘要】
【国外来华专利技术】

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述时钟偏斜校准电路的第二时钟偏斜校准单元包括:

3.根据权利要求1或2所述的设备,其中所述时钟偏斜校准电路的第三时钟偏斜校准单元包括:

4.根据权利要求1到3中任一权利要求所述的设备,其中:

5.根据权利要求1到4中任一权利要求所述的设备,其中所述倍频器包括第一传输门及第二传输门,且其中:

6.根据权利要求1到5中任一权利要求所述的设备,其中所述第一时钟偏斜校准单元进一步包括:

7.根据权利要求1到6中任一权利要求所述的设备,其中所述延迟线控制电路包括反相器、第一开关、第二开关、第三开关、第四开关及第三比较器,且其中:

8.根据权利要求1到7中任一权利要求所述的设备,其中所述第一延迟由第一延迟线生成,且其中所述第一延迟线包括:

9.一种方法,其包括:

10.根据权利要求9所述的方法...

【专利技术属性】
技术研发人员:林有为
申请(专利权)人:达尔科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1