一种上电过程异常脉冲消除电路制造技术

技术编号:44797697 阅读:13 留言:0更新日期:2025-03-28 19:48
本申请涉及一种上电过程异常脉冲消除电路,包括:使能信号输入端口、第一电阻、延时电路、二极管、三极管和IC芯片;使能信号输入端口分别连接第一电阻的第一端和延时电路;第一电阻的第二端接地;延时电路连接二极管的正极,同时进行接地;三极管的基极连接二极管的负极,发射极接地,集电极连接IC芯片的使能信号接入管脚;IC芯片的使能信号接入管脚还连接5V电源;其中,二极管的导通压降为0.7V。本技术方案在现有控制电路的基础上,于延时电路的后端和三极管的基极之间加入了一个二极管。二极管的导通压降为0.7V,能有效阻止使能信号中的干扰脉冲通过,同时又不影响真正的使能信号进行高电平触发。

【技术实现步骤摘要】

本申请涉及脉冲消除电路,尤其涉及一种上电过程异常脉冲消除电路


技术介绍

1、现有的控制电路在上电过程中,前端输出的使能信号是有干扰脉冲的,此脉冲足以使控制电路中的三极管导通,从而导致控制电路中的ic芯片的使能信号接入管脚被拉低到低电平。ic芯片低电平使能工作,有可能引起外围信号的误动作。


技术实现思路

1、为至少在一定程度上克服相关技术中前端输出的使能信号对ic芯片造成干扰脉冲的问题,本申请提供一种上电过程异常脉冲消除电路。

2、本申请的方案如下:

3、一种上电过程异常脉冲消除电路,包括:

4、使能信号输入端口、第一电阻、延时电路、二极管、三极管和ic芯片;

5、所述使能信号输入端口分别连接所述第一电阻的第一端和所述延时电路;

6、所述第一电阻的第二端接地;

7、所述延时电路连接所述二极管的正极,同时进行接地;

8、所述三极管的基极连接所述二极管的负极,发射极接地,集电极连接所述ic芯片的使能信号接入管脚

9、本文档来自技高网...

【技术保护点】

1.一种上电过程异常脉冲消除电路,其特征在于,包括:

2.根据权利要求1所述的上电过程异常脉冲消除电路,其特征在于,还包括:

3.根据权利要求1所述的上电过程异常脉冲消除电路,其特征在于,所述延时电路包括:

4.根据权利要求1所述的上电过程异常脉冲消除电路,其特征在于,所述IC芯片为CMOS逻辑芯片。

5.根据权利要求1所述的上电过程异常脉冲消除电路,其特征在于,所述第一电阻为下拉电阻,用于在无信号输入时,将使能信号的电位钳位至接地。

6.根据权利要求2所述的上电过程异常脉冲消除电路,其特征在于,所述第二电阻为上拉电阻。

【技术特征摘要】

1.一种上电过程异常脉冲消除电路,其特征在于,包括:

2.根据权利要求1所述的上电过程异常脉冲消除电路,其特征在于,还包括:

3.根据权利要求1所述的上电过程异常脉冲消除电路,其特征在于,所述延时电路包括:

4.根据权利要求1所述的上电过程异常脉冲消除电路,...

【专利技术属性】
技术研发人员:董博陈国成
申请(专利权)人:上海雷诺尔科技股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1