一种内存系统技术方案

技术编号:44745539 阅读:20 留言:0更新日期:2025-03-26 12:34
本发明专利技术涉及计算机技术领域,尤其涉及一种内存系统,其中,内存控制器和物理层通过内存物理接口互联;内存控制器每间隔第一预设数量周期通过消息接口向物理层发送控制器握手请求,内存控制器通过用于实现读写数据的接口实现数据读写操作;物理层每间隔第二预设数量周期获取一次延迟链校准数据,当接收到控制器握手请求时,判断当前温度电压漂移所引起的延迟链变化是否超过预设的延迟链变化阈值,若超过,则通过消息接口向内存控制器返回确认信号;内存控制器在接收到确认信号后,控制启动物理层基于当前延迟链校准数据校准延迟链,在校准延迟链的过程中,暂停用于实现读写数据的接口的操作。本发明专利技术提高了内存的访问效率。

【技术实现步骤摘要】

本专利技术涉及计算机,尤其涉及一种内存系统


技术介绍

1、内存的访问效率是影响内存系统性能的关键指标。通常的方法中多采用调度策略减少命令间的额外开销,例如命令换行所导致的关闭当前行,打开新的行的操作开销等,并且采用交织(interleave)的机制增加重叠(overlap)操作的机会,从而尽可能缩短命令间隔。但在内存系统运行中由于温度电压变化则会导致一定的漂移,内存系统必须适时的对这些漂移进行校准操作,而这些校准操作也必然会影响正常的读写访问,往往成为对内存的访问效率不可忽视的影响。

2、传统方法中一般采用内存控制器在固定的周期发送校准更新请求,但是,如果发送过于频繁,温度电压变化导致的漂移仍在安全范围内而没有必要更新,那么内存控制器频繁的发送更新请求虽然会尽可能的规避读写冲突,但还是必然会影响正常读写带宽。如果内存控制器不发送更新请求以节省带宽,那么当温度电压导致的漂移超出安全范围之后,会导致连接内存控制器和存储单元的物理层(phy)发起强制更新请求,这种强制更新必须尽快响应而且耗时更长,这将给访问效率带来更大的影响。由此可知,如何在减少对本文档来自技高网...

【技术保护点】

1.一种内存系统,其特征在于,包括内存控制器、物理层和存储单元,所述内存控制器通过所述物理层与所述存储单元连接,所述内存控制器通过所述物理层对所述存储单元进行读写数据操作;

2.根据权利要求1所述的系统,其特征在于,

3.根据权利要求1所述的系统,其特征在于,

4.根据权利要求1所述的系统,其特征在于,

5.根据权利要求1所述的系统,其特征在于,

6.根据权利要求1所述的系统,其特征在于,

7.根据权利要求1所述的系统,其特征在于,

8.根据权利要求1所述的系统,其特征在于,

【技术特征摘要】

1.一种内存系统,其特征在于,包括内存控制器、物理层和存储单元,所述内存控制器通过所述物理层与所述存储单元连接,所述内存控制器通过所述物理层对所述存储单元进行读写数据操作;

2.根据权利要求1所述的系统,其特征在于,

3.根据权利要求1所述的系统,其特征在于...

【专利技术属性】
技术研发人员:李钊辉
申请(专利权)人:南京启见半导体科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1