复位电路制造技术

技术编号:44593252 阅读:20 留言:0更新日期:2025-03-14 12:51
本申请涉及一种复位电路,所述复位电路包括时钟模块、处理器及复位控制模块,复位控制模块用于:在复位电路所属的系统上电启动过程中,向处理器发送上电复位信号,上电复位信号包括第一预设时长的低电平及第二预设时长的高电平,并在上电复位信号为低电平期间,将上电复位标记清零;处理器用于:在接收到上电复位信号后,执行上电复位,并在上电复位执行完成后,将上电复位标记置为1;复位控制模块还用于:在上电复位信号为高电平期间,对上电复位标记进行检测,并在检测到上电复位标记为1时,确定处理器上电复位完成。本申请的实施例能够提高复位电路的可靠性。

【技术实现步骤摘要】

本申请涉及电子电路,尤其涉及一种复位电路


技术介绍

1、复位电路是一种用于控制和保障数字电路正确启动的电路,它可以在系统上电时将所有相关电路初始化至已知状态并在必要时强制系统重新启动。处理器的正常工作离不开复位电路。

2、相关技术中,采用复位ic(i ntegrated ci rcu it ch ip)芯片或rc(res istor-capacitance,电阻-电容)充放电电路对处理器进行上电复位。然而,上述复位电路的灵活性不高且可靠性较差,其在复杂的电路使用环境中,存在复位失败导致处理器无法正常运行的风险。因此,亟需一种可靠性高的复位电路。


技术实现思路

1、有鉴于此,提出了一种复位电路。

2、第一方面,本申请的实施例提供了一种复位电路,所述复位电路包括时钟模块、处理器及复位控制模块;所述时钟模块与所述处理器、所述复位控制模块连接,所述处理器与所述复位控制模块连接;所述复位控制模块通过可编程逻辑器件实现;所述时钟模块用于:向所述处理器及所述复位控制模块提供第一时钟信号;所述复位控本文档来自技高网...

【技术保护点】

1.一种复位电路,其特征在于,所述复位电路包括时钟模块、处理器及复位控制模块;所述时钟模块与所述处理器、所述复位控制模块连接,所述处理器与所述复位控制模块连接;所述复位控制模块通过可编程逻辑器件实现;

2.根据权利要求1所述的复位电路,其特征在于,所述复位控制模块还包括复位状态机,在所述上电复位信号为低电平期间,所述复位状态机处于空闲状态;在所述上电复位信号变为高电平后,所述复位状态机跳转至上电复位握手状态。

3.根据权利要求2所述的复位电路,其特征在于,所述复位控制模块用于:在检测到所述上电复位标记为1的情况下,向所述复位状态机发送第一信息,所述第一信息用于指示...

【技术特征摘要】

1.一种复位电路,其特征在于,所述复位电路包括时钟模块、处理器及复位控制模块;所述时钟模块与所述处理器、所述复位控制模块连接,所述处理器与所述复位控制模块连接;所述复位控制模块通过可编程逻辑器件实现;

2.根据权利要求1所述的复位电路,其特征在于,所述复位控制模块还包括复位状态机,在所述上电复位信号为低电平期间,所述复位状态机处于空闲状态;在所述上电复位信号变为高电平后,所述复位状态机跳转至上电复位握手状态。

3.根据权利要求2所述的复位电路,其特征在于,所述复位控制模块用于:在检测到所述上电复位标记为1的情况下,向所述复位状态机发送第一信息,所述第一信息用于指示上电复位标记为1;

4.根据权利要求1所述的复位电路,其特征在于,所述复位控制模块用于:在所述上电复位信号为高电平期间,检测到所述上电复位标记一直为0的情况下,重新向所述处理器发送所述上电复位信号。

5.根据权利要求3所述的复位电路,其特征在于,所述复位状态...

【专利技术属性】
技术研发人员:高伟林毕辉
申请(专利权)人:南京航空航天大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1