System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 锁相环的检测电路、锁相环电路及电子设备制造技术_技高网

锁相环的检测电路、锁相环电路及电子设备制造技术

技术编号:44432883 阅读:12 留言:0更新日期:2025-02-28 18:44
提供了一种锁相环的检测电路、锁相环电路及电子设备,属于集成电路技术领域。该检测电路包括锁定检测模块和时钟检测模块。由于该锁定检测模块可以基于锁定指示信号可靠检测锁相环是否锁定,并在检测到锁相环未锁定时输出未锁定指示信号;该时钟检测模块可以基于参考时钟信号和待测时钟信号可靠检测锁相环生成的时钟信号是否发生频偏,并在检测到时钟信号发生频偏时输出频偏指示信号。因此,可以使得外部控制器基于未锁定指示信号和频偏指示信号及时对锁相环的工作进行调整,避免因锁相环无法锁定或是锁相环生成的时钟信号发生频偏等各种因素影响而导致基于该时钟信号工作的电路无法正常工作。

【技术实现步骤摘要】

本申请涉及集成电路,特别涉及一种锁相环的检测电路、锁相环电路及电子设备


技术介绍

1、锁相环(phase-locked loop,pll)是一种用于产生时钟信号(clock signal)的电路。

2、相关技术中,pll一般包括相位比较器(phase detector,pd)、环路滤波器((loopfilter,lf)和压控振荡器(voltage-controlled oscillator,vco)。pd用于比较输入信号和输出信号(也称反馈信号)以产生一个表示相位差的误差信号,lf用于使用该误差信号调整vco的频率,使其逐渐接近输入信号的频率,从而最小化该相位差。当pll处于锁定状态时,输入信号与输出信号之间的相位差可以保持恒定,此时可以认为pll产生了稳定的时钟信号。

3、但是,受电路中噪声或其他干扰影响,可能会导致pll无法锁定(unlock)、失锁(lock lose)、产生的时钟信号抖动或频偏,进而造成基于该时钟信号工作的电路无法正常工作。


技术实现思路

1、本申请实施例提供了一种锁相环的检测电路、锁相环电路及电子设备,能够解决相关技术中受pll无法锁定、失锁、产生的时钟信号抖动或频偏等影响而导致基于该时钟信号工作的电路无法正常工作的问题。所述技术方案如下:

2、一方面,提供了一种锁相环的检测电路,所述检测电路包括:锁定检测模块和时钟检测模块,所述锁定检测模块和所述时钟检测模块均与所述锁相环连接;

3、所述锁定检测模块用于:接收所述锁相环输出的锁定指示信号,并在所述锁相环生成一个时钟信号后,若检测到所述锁定指示信号不符合锁定要求,则输出未锁定指示信号;

4、所述时钟检测模块用于:接收输入至所述锁相环的参考时钟信号和所述锁相环输出的待测时钟信号,并基于第一计数基准根据所述参考时钟信号计数得到第一计数值,基于第二计数基准根据所述待测时钟信号计数得到第二计数值,且若检测到所述第一计数值与所述第二计数值的差值大于第一差值阈值,则输出频偏指示信号。

5、可选地,所述未锁定指示信号包括:未锁定中断信号和未锁定告警信号;所述锁定检测模块包括:相互连接的第一锁定监控单元和未锁定中断生成单元,且所述未锁定中断生成单元还用于与控制器和寄存器连接;

6、所述第一锁定监控单元用于:接收所述锁定指示信号,并在所述锁相环生成一个时钟信号后,若检测到所述锁定指示信号不符合锁定要求,则向所述未锁定中断生成单元输出未锁定异常信号;

7、所述未锁定中断生成单元用于:基于所述未锁定异常信号,生成所述未锁定中断信号和所述未锁定告警信号,并将所述未锁定中断信号输出至所述控制器,将所述未锁定告警信号输出至所述寄存器。

8、可选地,所述锁定检测模块还包括:未锁定同步单元;所述未锁定同步单元与所述未锁定中断生成单元连接;

9、所述未锁定同步单元用于:接收未锁定中断屏蔽信号和未锁定中断清除信号,同步所述未锁定中断屏蔽信号和所述未锁定中断清除信号,并将同步后的所述未锁定中断屏蔽信号和所述未锁定中断清除信号输出至所述未锁定中断生成单元;

10、所述未锁定中断生成单元用于:基于所述未锁定异常信号,以及同步后的所述未锁定中断屏蔽信号和所述未锁定中断清除信号,生成所述未锁定中断信号和所述未锁定告警信号。

11、可选地,所述锁定检测模块还用于:在检测到所述锁定指示信号符合锁定要求后,若检测到所述锁定指示信号的跳变沿,则输出失锁指示信号。

12、可选地,所述失锁指示信号包括:失锁中断信号和失锁告警信号;所述锁定检测模块包括:相互连接的第二锁定监控单元和失锁中断生成单元,且所述失锁中断生成单元还用于与控制器和寄存器连接;

13、所述第二锁定监控单元用于:接收所述锁定指示信号,并在所述锁相环生成一个时钟信号后,若检测到所述锁定指示信号符合锁定要求,则在检测到所述锁定指示信号的跳变沿时,向所述失锁中断生成单元输出失锁异常信号;

14、所述失锁中断生成单元用于:基于所述失锁异常信号,生成所述失锁中断信号和所述失锁告警信号,并将所述失锁中断信号输出至所述控制器,将所述失锁告警信号输出至所述寄存器。

15、可选地,所述锁定检测模块还包括:失锁同步单元;所述失锁同步单元与所述失锁中断生成单元连接;

16、所述失锁同步单元用于:接收失锁中断屏蔽信号和失锁中断清除信号,同步所述失锁中断屏蔽信号和所述失锁中断清除信号,并将同步后的所述失锁中断屏蔽信号和所述失锁中断清除信号输出至所述失锁中断生成单元;

17、所述失锁中断生成单元用于:基于所述失锁异常信号,以及同步后的所述失锁中断屏蔽信号和所述失锁中断清除信号,生成所述失锁中断信号和所述失锁告警信号。

18、可选地,所述第二锁定监控单元与所述锁定检测模块包括的第一锁定监控单元共用;和/或,所述失锁同步单元与所述锁定检测模块包括的未锁定同步单元共用。

19、可选地,所述锁定检测模块还用于:接收输入至所述锁相环的锁相使能信号和所述参考时钟信号,并响应于所述锁相使能信号,根据所述参考时钟信号进行计数,并在计数达到锁相计数基准时确定所述锁相环生成了一个时钟信号;其中,所述锁相计数基准与所述锁相环生成一个时钟信号的标准时钟周期相关。

20、可选地,所述时钟检测模块还用于:基于第三计数基准根据所述参考时钟信号计数得到第三计数值,基于第四计数基准根据所述待测时钟信号计数得到第四计数值,且若检测到所述第三计数值与所述第四计数值的差值大于第二差值阈值,则输出抖动指示信号。

21、可选地,所述时钟检测模块还用于:接收检测使能信号,并响应于所述检测使能信号,基于所述第一计数基准根据所述参考时钟信号计数得到所述第一计数值,基于所述第二计数基准根据所述待测时钟信号计数得到所述第二计数值;和/或,响应于所述检测使能信号,基于所述第三计数基准根据所述参考时钟信号计数得到所述第三计数值,基于所述第四计数基准根据所述待测时钟信号计数得到所述第四计数值。

22、可选地,所述时钟检测模块包括:频率检测模块和抖动检测模块;

23、所述频率检测模块用于:接收所述参考时钟信号和所述待测时钟信号,并基于所述第一计数基准根据所述参考时钟信号计数得到所述第一计数值,基于所述第二计数基准根据所述待测时钟信号计数得到所述第二计数值,且若检测到所述第一计数值与所述第二计数值的差值大于所述第一差值阈值,则输出所述频偏指示信号;

24、所述抖动检测模块用于:接收所述参考时钟信号和所述待测时钟信号,并基于所述第三计数基准根据所述参考时钟信号计数得到所述第三计数值,基于所述第四计数基准根据所述待测时钟信号计数得到所述第四计数值,且若检测到所述第三计数值与所述第四计数值的差值大于所述第二差值阈值,则输出所述抖动指示信号。

25、可选地,所述频偏指示信号包括:频率异常中断信号和频率异常告警信号;本文档来自技高网...

【技术保护点】

1.一种锁相环的检测电路,其特征在于,所述检测电路包括:锁定检测模块和时钟检测模块,所述锁定检测模块和所述时钟检测模块均与所述锁相环连接;

2.根据权利要求1所述的检测电路,其特征在于,所述未锁定指示信号包括:未锁定中断信号和未锁定告警信号;所述锁定检测模块包括:相互连接的第一锁定监控单元和未锁定中断生成单元,且所述未锁定中断生成单元还用于与控制器和寄存器连接;

3.根据权利要求2所述的检测电路,其特征在于,所述锁定检测模块还包括:未锁定同步单元;所述未锁定同步单元与所述未锁定中断生成单元连接;

4.根据权利要求1至3任一所述的检测电路,其特征在于,所述锁定检测模块还用于:在检测到所述锁定指示信号符合锁定要求后,若检测到所述锁定指示信号的跳变沿,则输出失锁指示信号。

5.根据权利要求4所述的检测电路,其特征在于,所述失锁指示信号包括:失锁中断信号和失锁告警信号;所述锁定检测模块包括:相互连接的第二锁定监控单元和失锁中断生成单元,且所述失锁中断生成单元还用于与控制器和寄存器连接;

6.根据权利要求5所述的检测电路,其特征在于,所述锁定检测模块还包括:失锁同步单元;所述失锁同步单元与所述失锁中断生成单元连接;

7.根据权利要求6所述的检测电路,其特征在于,所述第二锁定监控单元与所述锁定检测模块包括的第一锁定监控单元共用;和/或,所述失锁同步单元与所述锁定检测模块包括的未锁定同步单元共用。

8.根据权利要求1至3任一所述的检测电路,其特征在于,所述锁定检测模块还用于:接收输入至所述锁相环的锁相使能信号和所述参考时钟信号,并响应于所述锁相使能信号,根据所述参考时钟信号进行计数,并在计数达到锁相计数基准时确定所述锁相环生成了一个时钟信号;其中,所述锁相计数基准与所述锁相环生成一个时钟信号的标准时钟周期相关。

9.根据权利要求1至3任一所述的检测电路,其特征在于,所述时钟检测模块还用于:基于第三计数基准根据所述参考时钟信号计数得到第三计数值,基于第四计数基准根据所述待测时钟信号计数得到第四计数值,且若检测到所述第三计数值与所述第四计数值的差值大于第二差值阈值,则输出抖动指示信号。

10.根据权利要求9所述的检测电路,其特征在于,所述时钟检测模块还用于:接收检测使能信号,并响应于所述检测使能信号,基于所述第一计数基准根据所述参考时钟信号计数得到所述第一计数值,基于所述第二计数基准根据所述待测时钟信号计数得到所述第二计数值;和/或,响应于所述检测使能信号,基于所述第三计数基准根据所述参考时钟信号计数得到所述第三计数值,基于所述第四计数基准根据所述待测时钟信号计数得到所述第四计数值。

11.根据权利要求9所述的检测电路,其特征在于,所述时钟检测模块包括:频率检测模块和抖动检测模块;

12.根据权利要求11所述的检测电路,其特征在于,所述频偏指示信号包括:频率异常中断信号和频率异常告警信号;所述频率检测模块包括:相互连接的频率监控单元和频率异常中断生成单元,且所述频率异常中断生成单元还用于与控制器和寄存器连接;

13.根据权利要求12所述的检测电路,其特征在于,所述频率检测模块还包括:频率异常同步单元;所述频率异常同步单元与所述频率异常中断生成单元连接;

14.根据权利要求12所述的检测电路,其特征在于,所述频率监控单元还用于与所述寄存器连接;所述频率监控单元还用于:确定频率偏差信息,并将所述频率偏差信息输出至所述寄存器;

15.根据权利要求11所述的检测电路,其特征在于,所述抖动指示信号包括:抖动异常中断信号和抖动异常告警信号;所述抖动检测模块包括:相互连接的抖动监控单元和抖动异常中断生成单元,且所述抖动异常中断生成单元还用于与控制器和寄存器连接;

16.根据权利要求15所述的检测电路,其特征在于,所述抖动检测模块还包括:抖动异常同步单元;所述抖动异常同步单元与所述抖动异常中断生成单元连接;

17.一种锁相环电路,其特征在于,所述锁相环电路包括:锁相环,以及如权利要求1至16任一所述的检测电路;

18.一种电子设备,其特征在于,所述电子设备包括:控制器,寄存器,以及如权利要求17所述的锁相环电路;

...

【技术特征摘要】

1.一种锁相环的检测电路,其特征在于,所述检测电路包括:锁定检测模块和时钟检测模块,所述锁定检测模块和所述时钟检测模块均与所述锁相环连接;

2.根据权利要求1所述的检测电路,其特征在于,所述未锁定指示信号包括:未锁定中断信号和未锁定告警信号;所述锁定检测模块包括:相互连接的第一锁定监控单元和未锁定中断生成单元,且所述未锁定中断生成单元还用于与控制器和寄存器连接;

3.根据权利要求2所述的检测电路,其特征在于,所述锁定检测模块还包括:未锁定同步单元;所述未锁定同步单元与所述未锁定中断生成单元连接;

4.根据权利要求1至3任一所述的检测电路,其特征在于,所述锁定检测模块还用于:在检测到所述锁定指示信号符合锁定要求后,若检测到所述锁定指示信号的跳变沿,则输出失锁指示信号。

5.根据权利要求4所述的检测电路,其特征在于,所述失锁指示信号包括:失锁中断信号和失锁告警信号;所述锁定检测模块包括:相互连接的第二锁定监控单元和失锁中断生成单元,且所述失锁中断生成单元还用于与控制器和寄存器连接;

6.根据权利要求5所述的检测电路,其特征在于,所述锁定检测模块还包括:失锁同步单元;所述失锁同步单元与所述失锁中断生成单元连接;

7.根据权利要求6所述的检测电路,其特征在于,所述第二锁定监控单元与所述锁定检测模块包括的第一锁定监控单元共用;和/或,所述失锁同步单元与所述锁定检测模块包括的未锁定同步单元共用。

8.根据权利要求1至3任一所述的检测电路,其特征在于,所述锁定检测模块还用于:接收输入至所述锁相环的锁相使能信号和所述参考时钟信号,并响应于所述锁相使能信号,根据所述参考时钟信号进行计数,并在计数达到锁相计数基准时确定所述锁相环生成了一个时钟信号;其中,所述锁相计数基准与所述锁相环生成一个时钟信号的标准时钟周期相关。

9.根据权利要求1至3任一所述的检测电路,其特征在于,所述时钟检测模块还用于:基于第三计数基准根据所述参考时钟信号计数得到第三计数值,基于第四计数基准根据所述待测时钟信号计数得到第四计数值,且若检测到所述...

【专利技术属性】
技术研发人员:张笑宇肖伊璠李季
申请(专利权)人:北京奕斯伟计算技术股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1