一种基于CPLD的抢答器电路制造技术

技术编号:43968982 阅读:15 留言:0更新日期:2025-01-10 19:58
本技术涉及一种基于CPLD的抢答器电路,包括:抢答输入模块,用于将第一个抢答的参赛选手所发出的抢答信号锁存,并使其他参赛选手发出的抢答信号无效;倒计时模块,用于在抢答开始进行倒计时;裁判表决模块,用于获取裁判表决结果;评分脉冲生成模块,用于根据所述裁判表决结果生成评分脉冲信号;加减分模块,用于根据所述评分脉冲信号,为抢答成功的参赛选手进行加分或减分,得到每个参赛选手的分数;数码管显示模块,用于显示倒计时计数值和每个参赛选手的分数;主持人模块,用于在抢答开始时,输出抢答控制信号,并在需要加减分时发出加分控制信号或减分控制信号;并在需要重置分数时,向所述加减分模块发出分数复位信号。

【技术实现步骤摘要】

本技术涉及抢答器领域,特别是涉及一种基于cpld的抢答器电路。


技术介绍

1、抢答器是一种用于多人竞答活动中,用来确定哪位参与者最先回答问题的电子设备。现有的抢答器电路,包括基于plc的抢答器电路、基于fpga的抢答器电路和基于单片机的抢答器电路。在实验教学领域,则通常采用面包板、电线和基本电路元件实现抢答器电路,受到实验室现有元件的限制。


技术实现思路

1、基于此,本技术的目的在于,提供一种基于cpld的抢答器电路,其具有可编程性,能够突破实验室现有元件的限制,为数字电子技术实验教学增加灵活性。

2、本技术提供一种基于cpld的抢答器电路,包括抢答输入模块和主持人模块;所述主持人模块用于在抢答开始时,输出抢答控制信号,以重置所述抢答输入模块;所述抢答输入模块,包括:n个与门、n个或门、n个d触发器和n通道或非门;n为参赛选手的数量;所述抢答输入模块的n个与门,分别记为第1~n抢答与门;所述n个或门,分别记为第1~n抢答或门;所述n个d触发器,分别记为第1~n d触发器;每个d触发器均设有触发信号本文档来自技高网...

【技术保护点】

1.一种基于CPLD的抢答器电路,其特征在于:

2.根据权利要求1所述的基于CPLD的抢答器电路,其特征在于:

3.根据权利要求2所述的基于CPLD的抢答器电路,其特征在于:

4.根据权利要求3所述的基于CPLD的抢答器电路,其特征在于:

5.根据权利要求4所述的基于CPLD的抢答器电路,其特征在于:

6.根据权利要求5所述的基于CPLD的抢答器电路,其特征在于:

7.根据权利要求6所述的基于CPLD的抢答器电路,其特征在于:

8.根据权利要求3所述的基于CPLD的抢答器电路,其特征在于:

【技术特征摘要】

1.一种基于cpld的抢答器电路,其特征在于:

2.根据权利要求1所述的基于cpld的抢答器电路,其特征在于:

3.根据权利要求2所述的基于cpld的抢答器电路,其特征在于:

4.根据权利要求3所述的基于cpld的抢答器电路,其特征在于:

5...

【专利技术属性】
技术研发人员:覃胜霖曾嘉钟
申请(专利权)人:华南理工大学
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1