时间数字转换器、延迟测量方法和数字锁相环技术

技术编号:43729009 阅读:26 留言:0更新日期:2024-12-20 12:54
公开了一种分级时间数字转换器(TDC),其包括两个环形振荡器,该两个环形振荡器用于确定两个时钟边沿之间的时间差。在一些实现方式中,TDC包括慢振荡器,其被配置为响应于第一时钟边沿而振荡慢振荡器输出信号;粗略计数器,其被配置为响应于慢振荡器输出信号的周期而对粗略计数进行计数;快振荡器,其被配置为响应于第二时钟边沿而振荡快振荡器输出信号;以及精细计数器,其被配置为响应于快振荡器输出信号的周期而对精细计数进行计数,其中快振荡器输出信号的频率大于慢振荡器输出信号的频率。

【技术实现步骤摘要】

本申请涉及时钟测量,更具体地涉及分级(sub-ranging)时间数字时钟测量。


技术介绍

1、诸如智能手机和平板电脑之类的现代设备要求诸如数字核、数据转换器和频率合成器之类的其各种子系统的时钟性能标准非常严格。例如,数字核的时钟性能必须满足低周期抖动和低占空比误差。同样,数据转换器要求时钟信号具有低绝对抖动(时间内部误差(tie))。另外,频率合成器要求时钟信号具有低相位噪声和减小的分数杂散。新兴的自驾驶汽车应用也要求严格的时钟性能。

2、为了确保维持这种苛刻的时钟性能标准,现代设备通常纳入片上时钟筛选用于自动监控目的或即时监控目的。但是,传统时钟筛选技术无法解决所有各种时钟测量模式,诸如周期抖动、k周期抖动、tie抖动、占空比变化、时钟偏斜等。阻碍传统方法提供统一时钟性能电路的一个难题如下:这种通用时钟性能筛选同时要求高分辨率、宽输入频率范围、以及高鲁棒性。为了尝试满足这些不同要求,现有设计通常采用延迟单元来实现用于时钟抖动和时钟偏斜测量的时间数字(tdc)转换器。但是,满足高分辨率和宽输入频率范围就需要使用传统闪存tdc或vernier 本文档来自技高网...

【技术保护点】

1.一种用于测量第一时钟边沿与第二时钟边沿之间的时间的时间数字转换器,包括:

2.根据权利要求1所述的时间数字转换器,还包括:

3.根据权利要求2所述的时间数字转换器,其中所述相位检测器还被配置为响应于所述检测而锁存所述精细计数器。

4.根据权利要求1所述的时间数字转换器,其中所述第一环形振荡器包括至少三个反相器的第一集合,并且其中所述第二环形振荡器包括至少三个反相器的第二集合。

5.根据权利要求1所述的时间数字转换器,其中所述第一电流源还被配置为在所述第一时钟边沿之前吸收所述第一电流。

6.根据权利要求1所述的时间数字转换器,...

【技术特征摘要】

1.一种用于测量第一时钟边沿与第二时钟边沿之间的时间的时间数字转换器,包括:

2.根据权利要求1所述的时间数字转换器,还包括:

3.根据权利要求2所述的时间数字转换器,其中所述相位检测器还被配置为响应于所述检测而锁存所述精细计数器。

4.根据权利要求1所述的时间数字转换器,其中所述第一环形振荡器包括至少三个反相器的第一集合,并且其中所述第二环形振荡器包括至少三个反相器的第二集合。

5.根据权利要求1所述的时间数字转换器,其中所述第一电流源还被配置为在所述第一时钟边沿之前吸收所述第一电流。

6.根据权利要求1所述的时间数字转换器,其中所述第一电流是由所述慢振荡器汲取的电流的复制品。

7.根据权利要求1所述的时间数字转换器,其中所述第二电流源还被配置为在所述第二时钟边沿之前吸收所述第二电流。

8.根据权利要求1所述的时间数字转换器,其中所述第二电流是由所述快振荡器汲取的电流的复制品。

9.根据权利要求1所述的时间数字转换器,还包括调谐逻辑电路,所述调谐逻辑电路被配置为响应于一系列时钟测量而调谐用于延迟具有所述第一时钟边沿的第一...

【专利技术属性】
技术研发人员:吴争争黄德平J·M·辛里奇斯M·佩德拉利诺伊
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1