【技术实现步骤摘要】
本申请涉及通信,具体涉及一种锁相结构、信号产生电路及其设备。
技术介绍
1、在现代通信技术中,锁相环几乎无处不在,锁相环的输出或参与其他信号的混频,或为后级锁相环提供参考时钟,其频率精度、相噪、杂散水平会极大地影响到整个射频系统的性能。
2、频率精度是锁相环的一个重要参数。对于锁相环来说,其参考时钟的频偏将以同等比例反应至振荡器的频率输出,如参考时钟的频率精度为1ppm(parts per million,百万分之一),锁相环输出10ghz频率时将可能存在最大10khz的绝对频偏。除此之外,基于锁相环的频率合成器,如果能具备尽量高的频率分辨率(或说尽量小的频率调节步进)和尽量宽的频率输出范围,也会使同一套射频电路的泛用性变高或减少设计阶段的限制。
3、锁相环输出信号的相噪也会对整个系统产生相当大的影响。相噪为锁相环压控振荡器输出信号的相位抖动,反映到频域即为输出信号频率的随机抖动,会使得在其频谱上观察到一个以输出信号平均频率为中心的噪声边带。作为射频接收机本地振荡器的锁相环,若相噪水平过大,会导致中频出现相同的边
...【技术保护点】
1.一种锁相结构,其特征在于,包括:
2.如权利要求1所述的锁相结构,其特征在于,所述FPGA包括:
3.如权利要求2所述的锁相结构,其特征在于,所述Σ-Δ调制器输出的伪随机数在锁相结构的输出信号的上升沿进行更新。
4.如权利要求2所述的锁相结构,其特征在于,所述Σ-Δ调制器采用3阶MASH结构。
5.如权利要求2所述的锁相结构,其特征在于,所述预设的整数分频比和预设的小数分频比通过上位机确定。
6.一种信号产生电路,其特征在于,包括:
7.如权利要求6所述的信号产生电路,其特征在于,所述FPGA
...
【技术特征摘要】
1.一种锁相结构,其特征在于,包括:
2.如权利要求1所述的锁相结构,其特征在于,所述fpga包括:
3.如权利要求2所述的锁相结构,其特征在于,所述σ-δ调制器输出的伪随机数在锁相结构的输出信号的上升沿进行更新。
4.如权利要求2所述的锁相结构,其特征在于,所述σ-δ调制器采用3阶mash结构。
5.如权利要求2所述的锁相结构,其特征在于,所述预设的整数分频比和预设的小数分频比通过上位机确定。
...【专利技术属性】
技术研发人员:杨远征,吴永康,梁杰,
申请(专利权)人:深圳市鼎阳科技股份有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。